Invention Grant
- Patent Title: 半导体器件及其制造方法
-
Application No.: CN200910169198.5Application Date: 2006-07-05
-
Publication No.: CN101656229BPublication Date: 2012-02-01
- Inventor: 堀田胜彦 , 屉原乡子
- Applicant: 瑞萨电子株式会社
- Applicant Address: 日本神奈川县
- Assignee: 瑞萨电子株式会社
- Current Assignee: 瑞萨电子株式会社
- Current Assignee Address: 日本神奈川县
- Agency: 北京市金杜律师事务所
- Agent 王茂华
- Priority: 197938/2005 2005.07.06 JP
- The original application number of the division: 2006101002616 2006.07.05
- Main IPC: H01L21/768
- IPC: H01L21/768 ; H01L23/528 ; H01L23/532 ; H01L23/525

Abstract:
为了简化多级Cu互连的双大马士革形成步骤,省略了在光致抗蚀剂膜之下形成抗反射膜的步骤。具体地描述,利用形成在层间绝缘膜上方的光致抗蚀剂膜作为掩膜,干法蚀刻层间绝缘膜,以及通过在层间绝缘膜中形成的停止膜的表面处终止蚀刻,形成互连沟槽。停止膜由具有低的光学反射率的SiCN膜制成,由此使得当对光致抗蚀剂膜进行曝光时将停止膜用作抗反射膜。
Public/Granted literature
- CN101656229A 半导体器件及其制造方法 Public/Granted day:2010-02-24
Information query
IPC分类: