- 专利标题: CMOS源极耦合高速分频器偏置电路的设计方法
- 专利标题(英): Method for designing biasing circuit of CMOS source electrode coupling high-speed frequency divider
-
申请号: CN200810227487.1申请日: 2008-11-26
-
公开(公告)号: CN101741540B公开(公告)日: 2013-03-27
- 发明人: 阎跃鹏 , 曾隆月 , 陈家国
- 申请人: 中国科学院微电子研究所
- 申请人地址: 北京市朝阳区北土城西路3号
- 专利权人: 中国科学院微电子研究所
- 当前专利权人: 锐立平芯微电子(广州)有限责任公司
- 当前专利权人地址: 北京市朝阳区北土城西路3号
- 代理机构: 中科专利商标代理有限责任公司
- 代理商 周国城
- 主分类号: H04L7/033
- IPC分类号: H04L7/033 ; H04L7/00
摘要:
本发明公开了一种CMOS源极耦合高速分频器偏置电路的设计方法,包括:从晶圆厂商提供的PDK文档或模型文件中,找出VTN、KTN、VTP、αμp和KTP参数的数值;使用HSPICE(或其它EDA工具,如:Cadence、ADS)通过直流仿真得到Vgs;利用Vgs、VTN、KTN、VTP、αμp和KTP参数求出所需偏置电流的温度系数和所需偏置电压的温度系数;根据求出的所需偏置电流的温度系数和所需偏置电压的温度系数设计出CMOS源极耦合高速分频器的偏置电路。利用本发明,源极耦合高速分频器消耗的功耗与绝对温度成一定比例关系,源极耦合高速分频器的最高工作频率和输出振幅基本保持不变,降低了源极耦合高速分频器的功耗,提高了源极耦合高速分频器的工作速度。
公开/授权文献
- CN101741540A CMOS源极耦合高速分频器偏置电路的设计方法 公开/授权日:2010-06-16