发明授权
- 专利标题: 用于并行存储器阵列的块寻址
- 专利标题(英): Block addressing for parallel memory arrays
-
申请号: CN200880102231.6申请日: 2008-06-30
-
公开(公告)号: CN101772810B公开(公告)日: 2013-03-27
- 发明人: 戴维·埃格尔斯顿
- 申请人: 美光科技公司
- 申请人地址: 美国爱达荷州
- 专利权人: 美光科技公司
- 当前专利权人: 美光科技公司
- 当前专利权人地址: 美国爱达荷州
- 代理机构: 北京律盟知识产权代理有限责任公司
- 代理商 沈锦华
- 优先权: 11/773,321 2007.07.03 US
- 国际申请: PCT/US2008/068849 2008.06.30
- 国际公布: WO2009/006442 EN 2009.01.08
- 进入国家日期: 2010-02-05
- 主分类号: G11C8/00
- IPC分类号: G11C8/00
摘要:
本发明揭示设备及方法,其提供两个或两个以上存储器阵列(502、504)的块的关联映射(图5),使得可为了速度而以交替方式读取或可为了将数据提供到相对较宽的数据通道而平行地读取来自所述两个或两个以上存储器阵列的良好块的数据(例如数据页)。这避免需要处理器干预来存取数据且可通过在被配置的情况下提供交替读取来自两个或两个以上阵列(502、504)的数据的能力而增加数据吞吐量。举例来说,当一个阵列正将数据加载到高速缓冲存储器(206/208)时,存储器装置可正在提供已经加载到所述高速缓冲存储器(206/208)的数据。
公开/授权文献
- CN101772810A 用于并行存储器阵列的块寻址 公开/授权日:2010-07-07