• 专利标题: 像素时钟生成器和成像装置
  • 专利标题(英): Pixel clock generator and image forming apparatus
  • 申请号: CN200980136196.4
    申请日: 2009-09-15
  • 公开(公告)号: CN102159404A
    公开(公告)日: 2011-08-17
  • 发明人: 增井成博
  • 申请人: 株式会社理光
  • 申请人地址: 日本东京都
  • 专利权人: 株式会社理光
  • 当前专利权人: 株式会社理光
  • 当前专利权人地址: 日本东京都
  • 代理机构: 北京市柳沈律师事务所
  • 代理商 周少杰
  • 优先权: 236561/08 2008.09.16 JP
  • 国际申请: PCT/JP2009/066572 2009.09.15
  • 国际公布: WO2010/032862 EN 2010.03.25
  • 进入国家日期: 2011-03-16
  • 主分类号: B41J2/44
  • IPC分类号: B41J2/44 G02B26/12 H04N1/113
像素时钟生成器和成像装置
摘要:
一种像素时钟生成器,包括:分频器4,其基于高频时钟VCLK生成像素时钟PCLK;比较器5,其从当检测到同步信号SPSYNC和EPSYNC时的时间,计算通过积分像素时钟PCLK的周期目标次数RefN而获得的时间的误差Lerr;滤波器6;以及频率计算单元7,其设置分频器4的分频值M。滤波器6和频率计算单元7基于误差Lerr计算像素时钟PCLK的频率的平均,从N周期中的误差Lerr确定参考误差值,基于参考误差值和误差Lerr之间的差,计算N片像素时钟PCLK的频率的偏移值,并且基于通过将循环选择的偏移值和像素时钟PCLK的频率的平均相加而获得的结果,计算分频值M。
公开/授权文献
0/0