应用于高压升压型DC-DC转换器中的抗振铃电路
摘要:
本发明公开了一种应用于高压升压型DC-DC转换器中的抗振铃电路,主要解决现有技术不能在高压条件下工作的缺点。该电路包括控制电路、电平移位电路、高压PMOS管M3和高压PMOS管M4;PMOS管M3和M4的源极相连,输出电压VH连接到电平移位电路的输入端,漏极分别接电感的两端;控制电路的输出信号连接到高压PMOS管M3和M4的栅极,以控制M3和M4的导通与截止,消除振铃;控制电路的输入端与电平移位电路连接,以保证高压PMOS管M3和M4的源极-栅极压差不超过5V,防止高压PMOS管M3和M4因源极和栅极的压差过大而击穿。本发明的抗振铃电路可在高压条件下工作,能消除振铃现象,减少噪声,降低对系统的电磁干扰,提高DC-DC转换器的性能,可应用于高压升压型DC-DC转换器中。
公开/授权文献
0/0