发明授权
CN102449770B 用于半导体器件的3D沟道结构
失效 - 权利终止
- 专利标题: 用于半导体器件的3D沟道结构
- 专利标题(英): 3D channel architecture for semiconductor devices
-
申请号: CN201080028372.5申请日: 2010-06-07
-
公开(公告)号: CN102449770B公开(公告)日: 2015-02-04
- 发明人: 金洙丘 , 丹尼尔·卡拉菲特 , 何宜修 , 丹尼尔·金泽 , 史蒂文·萨普 , 阿肖克·沙拉 , 曹硕振 , 马克·拉森
- 申请人: 飞兆半导体公司
- 申请人地址: 美国加利福尼亚州
- 专利权人: 飞兆半导体公司
- 当前专利权人: 飞兆半导体公司
- 当前专利权人地址: 美国加利福尼亚州
- 代理机构: 北京康信知识产权代理有限责任公司
- 代理商 余刚; 吴孟秋
- 优先权: 12/480,065 2009.06.08 US
- 国际申请: PCT/US2010/037656 2010.06.07
- 国际公布: WO2010/144375 EN 2010.12.16
- 进入国家日期: 2011-11-29
- 主分类号: H01L29/78
- IPC分类号: H01L29/78 ; H01L21/336
摘要:
本发明描述了包含3D沟道结构的半导体器件和用于制作这样的器件的方法。该3D沟道结构由双沟槽结构形成,该双沟槽结构包含沿x和y方向沟道延伸且被台面隔开的多个下沟槽以及沿y方向延伸且位于衬底的上部中并接近源区的上沟槽。因此,在主要线形沟槽内形成较小的柱沟槽。这种结构产生了额外的沟道区,这些沟道区基本上垂直于常规的线形沟道对齐。这些沟道区,常规的和垂直的,都由它们的角部和顶部区电连接,以在所有的三个维度上产生较高的电流。通过这样的结构,可以使半导体器件获得较高的沟道密度、较强的反型层、以及更一致的阈值分布。其他的实施例也进行了描述。
公开/授权文献
- CN102449770A 用于半导体器件的3D沟道结构 公开/授权日:2012-05-09
IPC分类: