Invention Grant
- Patent Title: 锁相环的锁定检测器
-
Application No.: CN201410429586.3Application Date: 2014-08-28
-
Publication No.: CN104467821BPublication Date: 2017-10-17
- Inventor: P·奥列加斯 , A·阿拉克廉 , L·马拉维
- Applicant: 美国亚德诺半导体公司
- Applicant Address: 美国马萨诸塞州
- Assignee: 美国亚德诺半导体公司
- Current Assignee: 美国亚德诺半导体公司
- Current Assignee Address: 美国马萨诸塞州
- Agency: 中国国际贸易促进委员会专利商标事务所
- Agent 申发振
- Priority: 14/030,824 20130918 US
- Main IPC: H03L7/08
- IPC: H03L7/08 ; H03L7/085

Abstract:
在本文中描述的时钟对准检测器可以检测在确定的误差裕度内的时钟信号之间的对准,诸如相位误差的所定义裕度。相位误差的裕度可以改变,以达到不同程度的锁定检测精度。时钟对准检测器可以检测到时钟信号的上升沿、时钟信号的下降沿、或在时钟信号的上升沿和下降沿两者之间的对准。时钟对准检测器可以实施为锁相环的锁定检测器,经配置以检测并维持参考时钟信号和反馈时钟信号之间的相位关系,其中所述时钟对准检测器检测所述参考时钟信号和反馈时钟信号之间的对准。
Public/Granted literature
- CN104467821A 锁相环的锁定检测器 Public/Granted day:2015-03-25
Information query