发明公开
- 专利标题: 记忆体阵列电路
- 专利标题(英): MEMORY array circuit
-
申请号: CN201510450091.3申请日: 2015-07-28
-
公开(公告)号: CN105304126A公开(公告)日: 2016-02-03
- 发明人: 庄绍勳 , 谢易叡
- 申请人: 财团法人交大思源基金会
- 申请人地址: 中国台湾新竹市大学路1001号
- 专利权人: 财团法人交大思源基金会
- 当前专利权人: 财团法人交大思源基金会
- 当前专利权人地址: 中国台湾新竹市大学路1001号
- 代理机构: 北京律诚同业知识产权代理有限公司
- 代理商 徐金国
- 优先权: 62/029,582 2014.07.28 US
- 主分类号: G11C13/00
- IPC分类号: G11C13/00
摘要:
本发明揭示一种记忆体阵列电路。记忆体阵列电路包括多个记忆体单元,其中记忆体单元每一者包含储存装置及场效晶体管。储存装置包括顶部电极、底部电极及氧化物介电层。顶部电极由金属或金属氧化物介电质形成,连接至字符线。底部电极由金属形成,氧化物介电层置于顶部电极与底部电极之间。场效晶体管包括:栅极端子,经连接至底部电极;源极端子,经连接至接地线;以及漏极端子,经连接至位线。储存装置的电阻值可根据施加于字符线上的第一电压以及施加于位线上的第二电压加以调整。记忆体结构的简单使其更容易被整合至现有逻辑互补式金属氧化物半导体场效晶体管制程中且对嵌入式应用更为实用。
公开/授权文献
- CN105304126B 记忆体阵列电路 公开/授权日:2018-10-26