一种数据时钟恢复电路及其相位插值器
摘要:
本发明公开的数据时钟恢复电路的相位插值器,通过编码电路根据数据时钟恢复电路的控制单元的控制生成并输出第一编码和第二编码;由多路复用器接收并根据所述第二编码,选择接收的N个相位时钟中的两个进行输出;由时钟混频器接收并根据所述第一编码,接收所述两个相位时钟进行加权模拟运算之后生成并输出的新相位时钟;再由差分转单端放大器将所述时钟混频器输出的小信号放大成全摆幅信号,供给所述控制单元去判断当前位置的时钟所采样的数据是否是最佳的采样数据,如果不是将进一步控制所述编码电路来改变所述相位插值器输出时钟的延迟位置,使时钟超前或者滞后,最终会形成一个时钟动态跟随数据的稳定状态。
公开/授权文献
0/0