雷达硬件加速器
Abstract:
在所描述实例中,一种雷达硬件加速器HWA(125)包含快速傅里叶变换FFT引擎,所述FFT引擎包含预处理块(211),所述预处理块(211)用于提供干扰缓解、有限脉冲响应FIR滤波和/或用预编程复数标量或来自内部查找表LUT的指定样本乘以从分离加速器本地存储器内的ADC(120)缓冲器接收到的雷达数据样本流以产生经预处理样本,所述分离加速器本地存储器还包含输出缓冲器(130)。窗口操作加FFT块(经窗口操作FFT块)(212)用于用窗口向量乘以所述经预处理样本,且接着由用于执行FFT的FFT块处理以产生傅里叶变换样本。后处理块(213)用于运算所述傅里叶变换样本的幅度且执行数据压缩操作以用于产生经后处理雷达数据。所述处理块(211)、窗式FFT块(212)和后处理块(213)连接在一个流式传输序列数据路径中。
Public/Granted literature
Patent Agency Ranking
0/0