一种三芯统包电缆介损测量中的杂散电流抑制方法
摘要:
本发明涉及一种三芯统包电缆介损测量中的杂散电流抑制方法,其主要技术特点是:搭建电缆介损测试回路,在测试回路上施加电压;在三芯统包电缆的首端测量A相电缆的泄漏电流IA1、B相电缆的泄漏电流IB1和C相电缆的泄漏电流IC1;将A、B、C相电缆的首端电气相连,测量三相泄漏电流I01;在末端分别测量三相电缆的泄漏电流IA2、IB2、IC2;将A、B、C相电缆的末端电气相连,测量三相泄漏电流I02;计算每一相的介损值。本发明可实现三芯统包电缆在介损测量中的杂散电流的抑制功能,分别测量首端泄露电流和末端泄露电流,进而计算每相的介损值,可以有效减少电缆沿线的分布式杂散泄漏电流给测量结果带来的误差,更加准确反映电缆主绝缘的介损。
0/0