Invention Grant
- Patent Title: 基于数控延时占空比校准的参考时钟倍频器电路及方法
-
Application No.: CN201910083226.5Application Date: 2019-01-28
-
Publication No.: CN109818613BPublication Date: 2020-12-08
- Inventor: 陈嘉豪 , 李浩明 , 王腾佳 , 郁发新 , 王志宇
- Applicant: 浙江大学
- Applicant Address: 浙江省杭州市西湖区余杭塘路866号
- Assignee: 浙江大学
- Current Assignee: 浙江大学
- Current Assignee Address: 浙江省杭州市西湖区余杭塘路866号
- Agency: 杭州求是专利事务所有限公司
- Agent 林松海
- Main IPC: H03L7/16
- IPC: H03L7/16 ; H03K3/017

Abstract:
本发明公开了一种基于数控延时占空比校准的参考时钟倍频器电路及方法。外供时钟信号分别进入缓冲器、数字状态机模块、占空比检测模块,缓冲器输出信号进入占空比调节模块,占空比调节模块的第一输出信号分两路分别进入延时模块和异或门,延时模块的输出信号也进入异或门,异或门输出二倍频信号,占空比调节模块的第二输出信号受到占空比检测模块监控,占空比检测模块比较当前占空比与50%的大小关系,输出占空比指示信号Duty_data到数字状态机模块,数字状态机模块根据Duty_data输入信号执行占空比校准方法,并将该方法的输出控制字调节控制字和抖动控制字输出至占空比调节模块形成环路。该电路相较于传统模拟占空比调节电路具有面积小、功耗低、对应用需求适配性好的特点。
Public/Granted literature
- CN109818613A 基于数控延时占空比校准的参考时钟倍频器电路及算法 Public/Granted day:2019-05-28
Information query