高速数字解调器自动化并行测试系统及方法
摘要:
本发明提供一种高速数字解调器自动化并行测试系统及方法,其系统中:通过合路器将信号模拟源产生的中频模拟信号和噪声源产生的高斯白噪声信号合成后得到合成信号;通过开关矩阵接收合成信号,将合成信号分为多路信号后分别送入一待测高速数字解调器;监控网络,根据测试需求控制信号模拟源和噪声源发射信号,根据测试需求配置每一待测高速数字解调器的参数,采集每一待测高速数字解调器的测试数据并生成每一待测高速数字解调器的测试结果。以上方案实现了高速数字解调器性能和接口的自动化并行测试,并且采用拟合曲线的方法取代传统调节信号功率进行近似判读的方法,提高了待测高速数字解调器的测试效率和一致性。
公开/授权文献
0/0