Invention Grant
- Patent Title: 多电源域版图布局方法及存储介质
-
Application No.: CN202011333827.6Application Date: 2020-11-25
-
Publication No.: CN112131831BPublication Date: 2021-08-20
- Inventor: 郑礼坤 , 徐一 , 李德建 , 胡旭 , 唐晓柯 , 胡毅
- Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
- Applicant Address: 北京市海淀区西小口路66号中关村东升科技园A区3号楼; ; ;
- Assignee: 北京智芯微电子科技有限公司,国网信息通信产业集团有限公司,国网上海市电力公司,国家电网有限公司
- Current Assignee: 北京智芯微电子科技有限公司,国网信息通信产业集团有限公司,国网上海市电力公司,国家电网有限公司
- Current Assignee Address: 北京市海淀区西小口路66号中关村东升科技园A区3号楼; ; ;
- Agency: 北京润平知识产权代理有限公司
- Agent 肖冰滨; 王晓晓
- Main IPC: G06F30/398
- IPC: G06F30/398 ; G06F30/392 ; G06F30/3315

Abstract:
本发明提供一种多电源域版图布局方法及存储介质,属于电子技术领域。所述方法包括:S1)读入多电源域版图设计数据,根据多电源域版图设计数据设置不同电源区域的PG区域;S2)根据物理设计规则依次执行多电源域版图布局的各个布局阶段,其中每完成一个布局阶段,获取该布局阶段的完成信息并对所述完成信息进行错误单元筛查,得到该布局阶段的错误单元统计信息;根据错误单元统计信息进行设计信息修改;S3)在完成所有布局阶段的设计信息修改之后,对修改后的设计信息进行静态时序分析和物理验证,判断是否存在时序和设计规则错误,并在发现错误时执行错误修复,直到所有错误修复完成。解决了当前非UPF下多电源域设计无法保证所有cell都处于设计位置的问题。
Public/Granted literature
- CN112131831A 多电源域版图布局方法及存储介质 Public/Granted day:2020-12-25
Information query