发明授权
- 专利标题: 一种高增益精调型DAC版图结构设计方法
-
申请号: CN202011542941.X申请日: 2020-12-24
-
公开(公告)号: CN112632897B公开(公告)日: 2024-03-05
- 发明人: 杨冠兰 , 田泽 , 王晋 , 郎静 , 唐龙飞 , 余立宁
- 申请人: 西安翔腾微电子科技有限公司
- 申请人地址: 陕西省西安市高新一路25号创新大厦S303室
- 专利权人: 西安翔腾微电子科技有限公司
- 当前专利权人: 西安翔腾微电子科技有限公司
- 当前专利权人地址: 陕西省西安市高新一路25号创新大厦S303室
- 代理机构: 西安匠成知识产权代理事务所
- 代理商 商宇科
- 主分类号: G06F30/392
- IPC分类号: G06F30/392 ; G06F30/398
摘要:
本发明涉及一种高增益精调型DAC版图结构设计方法。本发明的方法包括以下步骤:1)将256个电阻分别与256个MOS管平行串联,即一个电阻串接一个MOS管;2)将256个电阻,按16行和16列进行排布,每行16个电阻,每行16个电阻之间依次串联,16行电阻构成16组行阵列电阻,每列16个电阻,每列16个电阻之间平行设置,16列电阻构成16组列阵列电阻R_array;3)将16个行阵列电阻按照S蛇形连接。本发明可大大提高匹配精度,阵列排布可降低布局难度,减少复杂绕线精简线网,可约束版图面积,提高DAC积分非线性性能。(56)对比文件曾璇,关键,赵文庆,唐璞山.Amodgen:基于约束的CMOS模拟电路器件版图生成器.计算机辅助设计与图形学学报.2000,(第1期),第35-39页.马烨;李斌.一个高精度、低成本10位数字模拟转换器的设计与实现.中国集成电路.2010,(第9期),第45-50页.
公开/授权文献
- CN112632897A 一种高增益精调型DAC版图结构设计方法 公开/授权日:2021-04-09