发明公开
- 专利标题: 一种低成本数字扩频时钟生成电路
-
申请号: CN202311256225.9申请日: 2023-09-27
-
公开(公告)号: CN117335795A公开(公告)日: 2024-01-02
- 发明人: 曾兆权 , 龚立娇 , 张岭 , 鲁敏 , 赵咪 , 张宁
- 申请人: 石河子大学
- 申请人地址: 新疆维吾尔自治区石河子市北四路221号
- 专利权人: 石河子大学
- 当前专利权人: 石河子大学
- 当前专利权人地址: 新疆维吾尔自治区石河子市北四路221号
- 代理机构: 北京盛广信合知识产权代理有限公司
- 代理商 刘化帅
- 主分类号: H03L7/18
- IPC分类号: H03L7/18 ; H03L7/089 ; H03K3/02
摘要:
本发明属于集成扩频时钟生成技术领域,提出了一种低成本数字扩频时钟生成电路,包括数字波形生成模块,Sigma‑delta调制器,时钟计数分频模块,低通滤波器模块,以及数据选择器模块。本发明所提出的集成扩频时钟生成电路,克服了传统扩频时钟生成电路占用面积大、功耗高、成本高的局限,利用片内系统时钟信号对输出到芯片外部的时钟信号进行调制扩频,使得扩频时钟生成电路在功耗、面积以及设计成本方面更为经济。