Abstract:
一种RISC‑V芯片软硬件协同设计方法、系统及产品,方法包括依次由指令、内存、并行计算到硬件加速器进行优化;其中,指令优化,通过设计和添加专用指令提高数据处理效率和指令执行速度;内存优化,分别通过调整缓存结构、引入内存预取机制以及设计内存层次结构,提高数据访问效率,减少内存访问延迟;并行计算优化,通过设计支持多线程并行执行的硬件结构,实现多线程并行计算任务的执行;硬件加速器优化,设计专用的硬件加速器,满足特定计算任务的需求。本发明能够显著提高芯片的性能和能效,采用协同设计策略,提高了芯片的系统稳定性和可靠性,为电力行业提供高效、可靠的处理器解决方案,推动电力行业向智能化和数字化转型。
Patent Agency Ranking
0/0