发明公开
CN1513227A 反射损耗抑制电路
失效 - 权利终止
- 专利标题: 反射损耗抑制电路
- 专利标题(英): Reflection loss suppression circuit
-
申请号: CN02811164.8申请日: 2002-04-05
-
公开(公告)号: CN1513227A公开(公告)日: 2004-07-14
- 发明人: 细谷健一
- 申请人: 日本电气株式会社
- 申请人地址: 日本东京
- 专利权人: 日本电气株式会社
- 当前专利权人: 日本电气株式会社
- 当前专利权人地址: 日本东京
- 代理机构: 中原信达知识产权代理有限责任公司
- 代理商 穆德骏; 关兆辉
- 优先权: 108775/2001 2001.04.06 JP
- 国际申请: PCT/JP2002/003452 2002.04.05
- 国际公布: WO2002/082640 JA 2002.10.17
- 进入国家日期: 2003-12-02
- 主分类号: H03F3/60
- IPC分类号: H03F3/60
摘要:
目的是抑制所要求带宽外的任意的频率带宽中的反射损耗,而对所要求频率带宽的电路特性不产生影响。通过传输线路15,特定的频率带宽的电路的输出阻抗变换为高阻抗。具有频率选择性的电阻接地电路18并联连接。电阻接地电路18由具有负载电阻值附近的电阻值的电阻16、在包含在前述频率带宽中的角频率ω0中选择的满足表达式Im〔tanh{γ(λ/2-δ)}〕=-ω0CZ0的电容C、和(λ/2-δ)长前端开放抽头构成。
公开/授权文献
- CN1256805C 反射损耗抑制电路 公开/授权日:2006-05-17