发明授权
- 专利标题: 低密度奇偶校验解码器及其解码方法
- 专利标题(英): Low density parity check decoder and its method
-
申请号: CN200510108919.3申请日: 2005-09-28
-
公开(公告)号: CN1822509B公开(公告)日: 2011-06-08
- 发明人: 豪·西恩·特 , 凯利·布赖恩·卡梅伦 , 巴中·申
- 申请人: 美国博通公司
- 申请人地址: 美国加州
- 专利权人: 美国博通公司
- 当前专利权人: 安华高科技股份有限公司
- 当前专利权人地址: 美国加州
- 代理机构: 深圳市顺天达专利商标代理有限公司
- 代理商 蔡晓红
- 优先权: 60/615,722 2004.10.04 US; 60/630,360 2004.11.22 US; 60/632,237 2004.12.01 US; 60/634,923 2004.12.10 US; 60/640,579 2004.12.31 US; 60/641,331 2005.01.04 US; 11/171,998 2005.06.30 US
- 主分类号: H03M13/11
- IPC分类号: H03M13/11 ; H03M13/00
摘要:
本发明公开了一种LDPC解码器及解码LDPC编码信号的方法。本发明提供的解决方案比其它可能的解决方案更简单、更小,复杂度更低。在解码器的前端附近使用乒乓存储结构(或虚拟双端口存储结构)结合量度发生器,可实现并行的位/校验节点处理。智能运算的桶形移位器与消息传送存储器配合,该消息传送存储器可存储更新后的与校验节点相关的边消息以及更新后的与位节点相关的边消息。使用有效的寻址方案可以允许在同一存储结构中存储两种与位节点相关的边消息:(1)对应信息位的边消息;(2)对应奇偶校验位的边消息。此外,智能设计的硬件宏块可在解码器设计内进行多次初始化,以支持更高的设计效率。
公开/授权文献
- CN1822509A 低密度奇偶校验解码器及其解码方法 公开/授权日:2006-08-23
IPC分类: