基于多FPGA的综合能源实时通用仿真器内部接口电路
摘要:
本实用新型涉及一种基于多FPGA的综合能源实时通用仿真器内部接口电路,其主要技术特点是:包括高速信号接收单元及与其相连接的数据发送单元、数据接收单元,高速信号收发单元包括并行信号接收模块、串行信号发送模块、串行信号接收模块和并行信号发送模块,数据发送单元包括依次连接的串化器、发送通道选择器和数据缓存单元;数据接收单元包括依次连接的解串器、接收通道选择器和数据缓存单元。本实用新型设计合理,可以发挥FPGA的高速I/O资源优势和硬件并行计算的技术优势,在保证仿真器内部接口稳定性和通用性的同时,实现了仿真器内部数据通讯的正确性和高效性,为基于多FPGA的综合能源网络实时仿真奠定了基础。
0/0