发明公开

Phasenregelkreis
摘要:
Kommunikationseinrichtungen enthalten, beispielsweise in Dekodereinrichtungen und Frequenzerzeugungseinrichtungen, Oszillatoren, die häufig eine phasenverkoppelte Regelschleife (Phase-Locked Loop, PLL), d. h. einen Phasenregelkreis, enthalten. Das Signal des freischwingenden Oszillators ist dabei phasenstarr mit einem Referenzsignal gekoppelt.
Um eine hohe Frequenzagilität zu erreichen, erfolgt in dem erfindungsgemäßen Phasenregelkreis (100: 300: 400) die Einstellung eines Ausgangssignals (111: 311: 411) mit einer gewünschten Frequenz zunächst in einem Steuerbetrieb und anschließend in einem Regelbetrieb. Die Umschaltung von dem Steuerbetrieb in den Regelbetrieb erfolgt, nachdem die Spannung eines ersten Steuersignals (113: 313: 413) und die Spannung eines zweiten Steuersignals (115, 118: 315, 318: 415, 418), innerhalb eines vorgegebenen Bereichs, gleich sind, so daß sich die Umschaltung nicht wesentlich auf das Signal am Eingang des spannungsgesteuerten Oszillators (101: 301: 401) auswirkt.
Der erfindungsgemäße Phasenregelkreis (100: 300: 400) ermöglicht eine Frequenzerzeugung mit hoher Frequenzstabilität und Signalreinheit bei hoher Frequenzagilität.
公开/授权文献
信息查询
0/0