发明公开
- 专利标题: Phasenregelkreis
- 专利标题(英): Phase locked loop
-
申请号: EP00103071.7申请日: 2000-02-15
-
公开(公告)号: EP1030452A2公开(公告)日: 2000-08-23
- 发明人: Eckardt, Holger
- 申请人: Dosch & Amand GmbH & Co. KG
- 申请人地址: Scheinerstrasse 9 81679 München DE
- 专利权人: Dosch & Amand GmbH & Co. KG
- 当前专利权人: Dosch & Amand GmbH & Co. KG
- 当前专利权人地址: Scheinerstrasse 9 81679 München DE
- 代理机构: Grünecker, Kinkeldey, Stockmair & Schwanhäusser Anwaltssozietät
- 优先权: DE19906561 19990217
- 主分类号: H03L7/187
- IPC分类号: H03L7/187
摘要:
Kommunikationseinrichtungen enthalten, beispielsweise in Dekodereinrichtungen und Frequenzerzeugungseinrichtungen, Oszillatoren, die häufig eine phasenverkoppelte Regelschleife (Phase-Locked Loop, PLL), d. h. einen Phasenregelkreis, enthalten. Das Signal des freischwingenden Oszillators ist dabei phasenstarr mit einem Referenzsignal gekoppelt.
Um eine hohe Frequenzagilität zu erreichen, erfolgt in dem erfindungsgemäßen Phasenregelkreis (100: 300: 400) die Einstellung eines Ausgangssignals (111: 311: 411) mit einer gewünschten Frequenz zunächst in einem Steuerbetrieb und anschließend in einem Regelbetrieb. Die Umschaltung von dem Steuerbetrieb in den Regelbetrieb erfolgt, nachdem die Spannung eines ersten Steuersignals (113: 313: 413) und die Spannung eines zweiten Steuersignals (115, 118: 315, 318: 415, 418), innerhalb eines vorgegebenen Bereichs, gleich sind, so daß sich die Umschaltung nicht wesentlich auf das Signal am Eingang des spannungsgesteuerten Oszillators (101: 301: 401) auswirkt.
Der erfindungsgemäße Phasenregelkreis (100: 300: 400) ermöglicht eine Frequenzerzeugung mit hoher Frequenzstabilität und Signalreinheit bei hoher Frequenzagilität.
Um eine hohe Frequenzagilität zu erreichen, erfolgt in dem erfindungsgemäßen Phasenregelkreis (100: 300: 400) die Einstellung eines Ausgangssignals (111: 311: 411) mit einer gewünschten Frequenz zunächst in einem Steuerbetrieb und anschließend in einem Regelbetrieb. Die Umschaltung von dem Steuerbetrieb in den Regelbetrieb erfolgt, nachdem die Spannung eines ersten Steuersignals (113: 313: 413) und die Spannung eines zweiten Steuersignals (115, 118: 315, 318: 415, 418), innerhalb eines vorgegebenen Bereichs, gleich sind, so daß sich die Umschaltung nicht wesentlich auf das Signal am Eingang des spannungsgesteuerten Oszillators (101: 301: 401) auswirkt.
Der erfindungsgemäße Phasenregelkreis (100: 300: 400) ermöglicht eine Frequenzerzeugung mit hoher Frequenzstabilität und Signalreinheit bei hoher Frequenzagilität.
公开/授权文献
- EP1030452B1 Phasenregelkreis 公开/授权日:2008-04-16
信息查询
IPC分类: