-
公开(公告)号:CN104899076B
公开(公告)日:2018-04-27
申请号:CN201510342090.7
申请日:2015-06-18
申请人: 北京思朗科技有限责任公司
IPC分类号: G06F9/455
摘要: 本发明提出一种超大规模集成电路门级网表仿真的加速方法,步骤为:1,对集成电路各个模块的验证程序进行单独设计,筛选有效的寄存器进行配置,形成精简的仿真激励;2,对寄存器进行配置,利用精简的仿真激励,对SOC的RTL级代码进行仿真验证,设置关键寄存器和关键时间点,获取并保存关键寄存器在关键时间点的输出值;3,依据保存的关键寄存器在关键时间点的输出值,筛选出输出值与初始值不同的关键寄存器;4,门级网表仿真运行开始后,在合适的时间点,利用获取的关键寄存器的输出值的对步骤3中筛选的关键寄存器进行赋值,继续进行门级网表仿真工作。本发明可以极大缩短超大规模集成电路门级网表的仿真时间,提高验证效率。
-
公开(公告)号:CN104837047B
公开(公告)日:2018-03-13
申请号:CN201510231055.8
申请日:2015-05-08
申请人: 北京思朗科技有限责任公司
IPC分类号: H04N21/43 , H04N21/242
摘要: 本发明公开了一种分布式视频同步播放浏览编辑系统和方法,该系统包括多个分布式视频同步播放浏览编辑子系统和网络设备,每个分布式视频同步播放浏览编辑子系统又包括:路由设备、网络命令数据传输模块、视频播放浏览模块、视频编辑模块和视频数据存取模块。本发明同时还提出一种分布式视频同步播放浏览编辑方法本发明不仅能够控制多个分布式设备的视频播放、浏览,还允许多用户同时在线对同一个视频的编辑操作。
-
公开(公告)号:CN104899385B
公开(公告)日:2018-01-26
申请号:CN201510332821.X
申请日:2015-06-16
申请人: 北京思朗科技有限责任公司
IPC分类号: G06F17/50
摘要: 本发明提供的异构多核的SoC设计评估系统,包括:组件抽象建模模块,用于对总线的主从组件进行抽象建模,其中,所述主从组件包括协处理器;设计空间定义模块,用于根据片上系统SoC设计需求设置各个变量和所述各个变量对应的取值范围;性能指标评估模块,用于根据所述各个变量和所述取值范围构建第一SoC结构,并对所述第一SoC结构进行仿真评估和综合评估,从而获取所述SoC的性能指标;模型训练与探索模块,用于利用所述性能指标和所述各个变量,通过机器学习算法进行模型训练,获得预测模型或分类模型;体系结构寻优模块,用于利用所述预测模型或所述分类模型选取第二SoC结构。本发明可以极大程度的辅助完成异构多核SoC体系结构的设计和评估。
-
-