同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN100474889C

    公开(公告)日:2009-04-01

    申请号:CN200410075879.2

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN1655587A

    公开(公告)日:2005-08-17

    申请号:CN200410075879.2

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN101072296A

    公开(公告)日:2007-11-14

    申请号:CN200710101255.7

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    单线双向通信装置和系统

    公开(公告)号:CN101032113B

    公开(公告)日:2011-01-19

    申请号:CN200680000928.3

    申请日:2006-07-14

    CPC classification number: H04L69/323 H04L69/12 H04L69/324

    Abstract: 将能够适应2种双向通信协议的通信装置(400)与单线双向信号线和控制器(414)连接。控制器(414)的软件处理只包括以下处理,即发送请求、发送数据设定、接收数据的译码处理,发送时的波形生成、接收时的数据采样、接收地址的译码等通信处理全部为通信装置(400)的硬件处理。在状态确定电路(405)的控制下,发送时的波形生成由发送控制电路(409)和数据输出电路(111)进行,接收时的数据采样和接收地址的译码由波形时序设定电路(407)和接收控制电路(410)进行。能够从控制器(414)任意地设定发送波形,收发时刻和强制LOW发送控制电路(208)的动作能够选择由硬件/软件进行处理。

    同步时钟产生装置及同步时钟产生方法

    公开(公告)号:CN100505828C

    公开(公告)日:2009-06-24

    申请号:CN200710101255.7

    申请日:2004-12-17

    CPC classification number: G06F1/0328 H04N5/126

    Abstract: 本发明提供一种同步时钟产生装置,在产生水平同步时钟的情况下,可以不使电路结构中的位数扩展,而提高锁定精度以及扩大锁定范围。本发明的同步时钟产生装置包括:乘法器(105),将水平同步信号(S103)与水平同步脉冲信号(S104)相乘以产生乘积数据(S105);增益可变数字(LPF906),从该乘积数据(S105)中只取出DC成分并可以调整增益;以及控制器(907),根据补偿数据(S906),计算出增益调整数据(S107)、锁定中心频率设定数据(S407)、以及LPF增益调整数据(S907),该同步时钟产生装置检测相对锁定中心频率的偏移量以及离散量,如果偏移量大,使锁定中心频率产生偏移而在频率轴上使锁定范围产生偏移,使直观上的锁定范围扩大,如果离散量小,就使增益变小,从而提高锁定精度。

    单线双向通信装置和系统

    公开(公告)号:CN101032113A

    公开(公告)日:2007-09-05

    申请号:CN200680000928.3

    申请日:2006-07-14

    CPC classification number: H04L69/323 H04L69/12 H04L69/324

    Abstract: 将能够适应2种双向通信协议的通信装置(400)与单线双向信号线和控制器(414)连接。控制器(414)的软件处理只包括以下处理,即发送请求、发送数据设定、接收数据的译码处理,发送时的波形生成、接收时的数据采样、接收地址的译码等通信处理全部为通信装置(400)的硬件处理。在状态确定电路(405)的控制下,发送时的波形生成由发送控制电路(409)和数据输出电路(111)进行,接收时的数据采样和接收地址的译码由波形时序设定电路(407)和接收控制电路(410)进行。能够从控制器(414)任意地设定发送波形,收发时刻和强制LOW发送控制电路(208)的动作能够选择由硬件/软件进行处理。

    屏幕信号处理装置
    10.
    发明公开

    公开(公告)号:CN1956050A

    公开(公告)日:2007-05-02

    申请号:CN200610132192.7

    申请日:2006-10-12

    Abstract: 根据本发明的屏幕信号处理装置包括:用于存储二进制图像数据的第一显示存储器;第二显示存储器,用于存储以固定的多个像素为单位对第一显示存储器中所存储的二进制图像数据进行修饰的修饰数据;以及第一颜色指定表,用于存储与字符颜色和背景颜色相关的数据,以对存储于第一显示存储器中的二进制图像数据进行修饰。第一转换器以固定的多个像素为单位读取第一显示存储器中的二进制图像数据和第二显示存储器中的修饰数据,并基于在修饰数据中指明的字符颜色和背景颜色查询第一颜色指定表,并进一步对第一显示存储器中的二进制图像数据执行颜色转换。

Patent Agency Ranking