一种用于工业设备的通信方法、装置和系统

    公开(公告)号:CN118152328B

    公开(公告)日:2024-09-27

    申请号:CN202410565438.8

    申请日:2024-05-09

    Abstract: 本发明公开了一种用于工业设备的通信方法、装置和系统,应用于通信领域,包括:预先对FPGA设备的寄存器进行自定义;CPU设备和FPGA设备均具有OSPI接口;将目标数据包进行解析,得到解析数据;目标数据包是根据自定义的内容和OSPI通信格式设定的;利用CPU设备的MTD字符设备控制FPGA设备根据解析数据对自定义后的寄存器执行相应的动作。在控制数据量大的情况下,本方法可以将CPU的资源最大化,使用更简单方便,可实现的功能也更加丰富,很大程度上降低了成本,同时也减轻了元件布局负担,提升了CPU工作效率。

    一种数码显示器控制方法、系统、装置及介质

    公开(公告)号:CN116504176A

    公开(公告)日:2023-07-28

    申请号:CN202310501204.2

    申请日:2023-05-05

    Abstract: 本发明公开了一种数码显示器控制方法、系统、装置及介质,涉及数码显示领域,为了控制数码显示器的电流和/或亮度,需要先对SPI从设备中的寄存器进行初始化,以向寄存器写入预设的显示器控制参数,再对SPI从设备中的使能端口进行使能控制,并通过SPI从设备的数据输出端口向数码显示器发送显示器控制参数,以利用显示器控制参数控制数码显示器的电流和/或亮度,通过SPI从设备实现了与对数码显示器的电流和/或亮度的控制,同时也减少占用了MCU的资源。

    一种用于工业设备的通信方法、装置和系统

    公开(公告)号:CN118152328A

    公开(公告)日:2024-06-07

    申请号:CN202410565438.8

    申请日:2024-05-09

    Abstract: 本发明公开了一种用于工业设备的通信方法、装置和系统,应用于通信领域,包括:预先对FPGA设备的寄存器进行自定义;CPU设备和FPGA设备均具有OSPI接口;将目标数据包进行解析,得到解析数据;目标数据包是根据自定义的内容和OSPI通信格式设定的;利用CPU设备的MTD字符设备控制FPGA设备根据解析数据对自定义后的寄存器执行相应的动作。在控制数据量大的情况下,本方法可以将CPU的资源最大化,使用更简单方便,可实现的功能也更加丰富,很大程度上降低了成本,同时也减轻了元件布局负担,提升了CPU工作效率。

    一种主从机通信方法、装置、系统和从机

    公开(公告)号:CN118152324B

    公开(公告)日:2024-08-06

    申请号:CN202410565449.6

    申请日:2024-05-09

    Abstract: 本发明公开了一种主从机通信方法、装置、系统和从机,应用于通信领域,包括:从机设备通过OSPI接口接收主机发送的数据包,并将数据包写至异步时钟缓存FIFO模块;数据包为主机将数据按OSPI的通信时序定义组包得到的;按照预设的从机时钟从异步时钟缓存FIFO模块中读取数据包,并利用高速OSPI解析模块对读取的数据包进行解析,得到还原地址;根据还原地址进行相应的操作。本方法在工业控制中可以自适应不同OSPI时钟通信的主机,具备该功能的工控从机可以更灵活地适配不同处理性能以OSPI为通信的主机,可以让工业控制器后续的维护更方便,可以更好的适配不同场景的应用。

    一种主从机通信方法、装置、系统和从机

    公开(公告)号:CN118152324A

    公开(公告)日:2024-06-07

    申请号:CN202410565449.6

    申请日:2024-05-09

    Abstract: 本发明公开了一种主从机通信方法、装置、系统和从机,应用于通信领域,包括:从机设备通过OSPI接口接收主机发送的数据包,并将数据包写至异步时钟缓存FIFO模块;数据包为主机将数据按OSPI的通信时序定义组包得到的;按照预设的从机时钟从异步时钟缓存FIFO模块中读取数据包,并利用高速OSPI解析模块对读取的数据包进行解析,得到还原地址;根据还原地址进行相应的操作。本方法在工业控制中可以自适应不同OSPI时钟通信的主机,具备该功能的工控从机可以更灵活地适配不同处理性能以OSPI为通信的主机,可以让工业控制器后续的维护更方便,可以更好的适配不同场景的应用。

Patent Agency Ranking