基于卫星轨道自学习算法的时间同步系统自拟合输出系统及方法

    公开(公告)号:CN105187149B

    公开(公告)日:2017-08-04

    申请号:CN201510629052.X

    申请日:2015-09-28

    发明人: 汪鹤 周斌 沈健 相蓉

    IPC分类号: H04J3/06

    摘要: 本发明公开了基于卫星轨道自学习算法的时间同步系统自拟合输出系统,包括卫星报文处理模块,卫星轨道自学习模块,参考秒脉冲接收模块,参考秒脉冲修正模块,自拟合输出模块;通过卫星轨道自学习算法,解决了外部参考秒脉冲相位由于可视卫星颗数降低而造成的相位突变的问题;同时,使用滤波器对外部参考秒脉冲进行过滤,消除外部离散抖动;外部参考秒脉冲经过修正后,本发明使用最小二乘法拟合OCXO老化曲线,保证秒脉冲输出的稳定性,提高时间同步系统的守时性能。

    基于卫星轨道自学习算法的时间同步系统自拟合输出系统及方法

    公开(公告)号:CN105187149A

    公开(公告)日:2015-12-23

    申请号:CN201510629052.X

    申请日:2015-09-28

    发明人: 汪鹤 周斌 沈健 相蓉

    IPC分类号: H04J3/06

    摘要: 本发明公开了基于卫星轨道自学习算法的时间同步系统自拟合输出系统,包括卫星报文处理模块,卫星轨道自学习模块,参考秒脉冲接收模块,参考秒脉冲修正模块,自拟合输出模块;通过卫星轨道自学习算法,解决了外部参考秒脉冲相位由于可视卫星颗数降低而造成的相位突变的问题;同时,使用滤波器对外部参考秒脉冲进行过滤,消除外部离散抖动;外部参考秒脉冲经过修正后,本发明使用最小二乘法拟合OCXO老化曲线,保证秒脉冲输出的稳定性,提高时间同步系统的守时性能。

    一种电力系统二次设备网络对时系统及方法

    公开(公告)号:CN104579623B

    公开(公告)日:2017-10-13

    申请号:CN201410811331.3

    申请日:2014-12-23

    IPC分类号: H04L7/00 H04L7/033

    摘要: 本发明公开了一种电力系统二次设备网络对时系统及方法,其特征在于,包括CPU,FPGA,物理层网卡芯片PHY,恒温晶振OCXO;所述CPU与FPGA通过PCIE总线连接;所述FPGA包括通过FPGA实现的以太网媒体访问控制器MAC和硬件时间戳探测及生成模块和锁相回路PLL;通过网络对时输入,过滤报文并提高报文对时同步精度,采用FPGA给报文添加硬件时间戳,网络对时同步,网络对时输出的对时方法,本发明以FPGA为核心,可以在不变更硬件结构的条件下,使用较低的成本实现多通道的高精度网络对时;同时通过PLL锁相回路以及加盖在MII层的硬件时间戳技术,还可以大大提高网络对时精度;扩展性能强。

    一种基于层次分析法的时间同步系统的多源判决实现方法

    公开(公告)号:CN105301951A

    公开(公告)日:2016-02-03

    申请号:CN201510631551.2

    申请日:2015-09-29

    发明人: 相蓉 汪鹤 沈健

    IPC分类号: G04R20/02

    CPC分类号: G04R20/02

    摘要: 本发明公开了一种基于层次分析法的时间同步系统的多源判决实现方法,能够实时监测所有外部北斗、GPS和地面时间源的有效性、时间质量以及秒脉冲相位,随后将各路时间源信息进行两两比较,结合初始权重,同步建立判断矩阵,再对判断矩阵进行归一化处理,动态计算出每一秒各外部时间源的实际动态权重,再进一步计算得出本地秒脉冲的最终参考相位,确定同步源,降低了各路时间源在同步源生成过程中的参与度,有效避免了选择的当前时间源的时间质量是所有有效外部时间源中较差或最差的情况的发生;同时解决了时间源硬性切换导致本地时钟秒脉冲相位出现大幅度跳变的问题。