-
公开(公告)号:CN1894735A
公开(公告)日:2007-01-10
申请号:CN200480037367.5
申请日:2004-11-24
申请人: 皇家飞利浦电子股份有限公司
发明人: R·范迪克
IPC分类号: G09G3/20 , G02F1/1335
CPC分类号: G09G3/2074 , G02F2201/52 , G09G3/3433 , G09G2300/0443 , G09G2300/0452 , G09G2320/0233 , G09G2320/0276
摘要: 一种显示面板,包括多个像素(1-4;22;57)。每个像素(1-4;22;57)包括在像素区域内占据相应连续子像素元区域的多个子像素元(5-9;31-46;48-56)。至少两个不相邻的子像素元(5,7;45,46;52,53)相连,以便实际上接收相同驱动信号。可通过导线(21)或者通过将至少两个不相邻子像素元(5,7;45,46;52,53)与实质上接收相同输入信号的各自的驱动电路相连,来实现连接。
-
公开(公告)号:CN1711573A
公开(公告)日:2005-12-21
申请号:CN200380102875.2
申请日:2003-10-14
申请人: 皇家飞利浦电子股份有限公司
发明人: R·范迪克
CPC分类号: G09G3/2014 , G09G3/32 , G09G2310/02 , G09G2310/0205 , G09G2310/08 , G09G2360/16 , G09G2360/18
摘要: 一种驱动显示板(3)的电路(1),该显示板包括像素(Pij)矩阵,该像素矩阵包括多个行(i)和列(j),该电路包括:a)一个接收输入信号(V1)的输入端,该输入信号包括用于通过至少一些像素(Pij)在将要显示的一帧中的多行(i)的像素值(sij),每个像素值(sij)确定一个像素(Pij)的光输出;b)一个用来存储接收到的像素值(sij)的存储器(9);c)处理电路(10),用来分析多个行(i)中的每一行的像素值(sij)并且用来产生行定时信号(Hsync2),该行定时信号(Hsync2)基本上在一个行时间(trow2(i))的持续时间内为多个行(i)的子集寻址;d)一个视频输出端,用来提供包括输出像素值的输出信号(V2)到被寻址的行(i)的子集中的像素(Pij)。该处理电路(10)根据来自多个像素值(sij)的至少一个像素值(sij),为在所述行时间(trow2(i))中被寻址的行(i)的子集确定每个行时间(trow2(i))。
-
公开(公告)号:CN1706022A
公开(公告)日:2005-12-07
申请号:CN03806525.8
申请日:2003-03-05
申请人: 皇家飞利浦电子股份有限公司
IPC分类号: H01J17/49
摘要: 一个平面板显示装置包括等离子体放电单元,该等离子体放电单元在第一基板(2a)和第二基板(1a)之间形成。第一基板(2a)有若干对维持电极(2b,2c),第二基板(1a)具有数据电极(1b)。在所述电极(2b,2c,1b)之间,形成放电体。该设备进一步具有一个驱动电路,该驱动电路包括向放电单元提供数据的电路。显示设备包括在用于一对维持电极(2b,2c)的第一衬底(2a)或第二衬底(1a)上的一个导体层(51,72,91,101)。所述导体层(51,72,91,101)在放电体(4)外面延伸,并形成显示设备中的内部电容(Cpar),该电容与操作过程中由维持电极和放电形成的电容并联。
-
-