液晶显示器件
    22.
    发明公开

    公开(公告)号:CN1423160A

    公开(公告)日:2003-06-11

    申请号:CN02154313.5

    申请日:2002-11-28

    CPC classification number: G09G3/3648 G09G3/3614 G09G2320/0209 G09G2330/08

    Abstract: 液晶显示器件与排成矩阵状的多个象素一起,交叉形成施加扫描信号的扫描线和施加数据信号的信号线。在扫描线与信号线的各交叉部附近设置电连接这些扫描线和信号线的TFT,各TFT连接象素电极。最靠端部的象素列外侧相邻配置由伪信号线驱动的伪象素。由此,提供使全部信号线电容条件相等并且能防止特定部分显示不同而造成显示质量下降的矩阵型液晶显示器件。

    移位寄存器、驱动电路、显示装置

    公开(公告)号:CN104254890B

    公开(公告)日:2017-03-08

    申请号:CN201380012540.5

    申请日:2013-03-05

    Abstract: 一种移位寄存器,在第1中间级和第2中间级中均设有:第1输入端子,其中输入时钟信号;第2输入端子,其中输入与上述时钟信号不同相位的时钟信号;输出端子,其通过输出晶体管连接到第1输入端子;以及设定电路,其连接到第2输入端子和输出晶体管,用于设定输出晶体管的控制端子的电位,在第2中间级中设有连接到上述设定电路并输入控制信号的控制电路,将在输入到初级的移位起始信号成为激活后直至末级的输出从激活变成非激活为止的期间设为动作期间,在输入到第2中间级的第1输入端子的时钟信号在动作期间开始后初次激活了时,输入到第2中间级的第2输入端子的时钟信号为非激活。由此,抑制各级中输入多个时钟信号的移位寄存器的误动作。

    液晶显示装置及其驱动方法

    公开(公告)号:CN103703507A

    公开(公告)日:2014-04-02

    申请号:CN201280037108.7

    申请日:2012-08-03

    CPC classification number: G09G3/3611 G09G3/3677 G09G2330/027

    Abstract: 本发明提供能够在电源切断时迅速除去面板内的残留电荷的具备IGZO-GDM的液晶显示装置及其驱动方法。构成移位寄存器的各双稳电路具备:薄膜晶体管(TI),其用于基于第1时钟使输出端子的电位上升;区域(netA),其连接到薄膜晶体管(TI)的栅极端子;薄膜晶体管(TC),其用于使区域(netA)的电位下降;以及区域(netB),其连接到薄膜晶体管(TC)的栅极端子。在这样的构成中,电源切断次序包括显示截止次序和栅极截止次序,栅极截止次序至少包含栅极总线放电步骤(t14~t15)、netB放电步骤(t15~t16)、netA放电步骤(t16~t17)。

    显示面板、显示装置及其驱动方法

    公开(公告)号:CN102884475A

    公开(公告)日:2013-01-16

    申请号:CN201180022874.1

    申请日:2011-04-18

    Abstract: 提供比以往削减数据信号线的个数从而降低了成本和消耗电流的显示面板、具备它的显示装置及其驱动方法。显示装置的显示部(200)包含的各像素形成部(10)是将用于形成各自不同的颜色成分的副像素的3个副像素形成部(1r、1g、1b)在数据信号线延伸方向上排列而构成的。数据信号线(30)在自扫描信号线延伸方向前方起第奇数个副像素形成部垂直列(3)和在扫描信号线延伸方向后方与该副像素形成部垂直列(3)相邻的副像素形成部垂直列(3)之间各配置1个。各数据信号线(30)连接于位于其两侧的副像素形成部垂直列(3、3)。扫描信号线(40)在副像素形成部的数据信号线延伸方向两侧各配置1个。相互相邻的副像素形成部垂直列(3、3)与相互不同的扫描信号线(40)连接。

    液晶显示装置及其驱动方法

    公开(公告)号:CN102598105A

    公开(公告)日:2012-07-18

    申请号:CN201080049193.X

    申请日:2010-08-27

    CPC classification number: G09G3/3677 G09G2330/027

    Abstract: 本发明的目的在于提供一种能够在电源被断开时快速地除去像素形成部内的残留电荷并具备单片栅极驱动器的液晶显示器。在构成栅极驱动器(24)内的移位寄存器的双稳态电路中,设置有薄膜晶体管,该薄膜晶体管具有:与栅极总线连接的漏极端子;与传送基准电位(H_SIG_VSS)的基准电位配线连接的源极端子;和被提供使移位寄存器动作的时钟信号(HCK_1、HCK_2)的栅极端子。当电源断开检测部(17)检测出来自外部的电源电压(PW)的供给被断开时,使时钟信号(HCK_1、HCK_2)为高电平,使上述薄膜晶体管为接通状态,并且基准电位切换电路(19)将基准电位(H_SIG_VSS)从栅极断开电位(VGL)切换为栅极接通电位(VGH)。

Patent Agency Ranking