-
公开(公告)号:CN101795413A
公开(公告)日:2010-08-04
申请号:CN201010150621.X
申请日:2005-07-11
申请人: 索尼株式会社
CPC分类号: H04N19/93 , H04N19/122 , H04N19/13 , H04N19/157 , H04N19/176 , H04N19/18 , H04N19/61
摘要: 子块生成电路(52)将8×8正交变换的系数分成子块数据。2维可逆编码电路(54)通过选择变换表数据编码关于远离DC分量Total Coeff的子块的非零系数数量(number-of-non-zero)的数据,其中变换表数据用来将短位长度的编码代码分配给关于指示0的非零系数数量的数据。
-
公开(公告)号:CN101690189A
公开(公告)日:2010-03-31
申请号:CN200880020581.8
申请日:2008-05-21
申请人: 索尼株式会社
CPC分类号: H04N9/8042 , G06T3/40 , H04N1/217 , H04N5/23245 , H04N5/343 , H04N5/765 , H04N7/0125 , H04N7/014 , H04N19/53 , H04N19/577 , H04N19/59 , H04N19/61 , H04N2101/00 , H04N2201/3247 , H04N2201/3267
摘要: 提供图像处理设备,其包括:捕获单元,其捕获包括多个连续帧的动态图像数据以及对应于所述帧并且具有比所述帧更高的空间分辨率的一个或多个图像数据;运动预测单元,其通过使用所述动态图像来检测各帧之间的运动矢量;以及图像生成单元,其根据所述图像数据和所述运动矢量,生成关于预定帧运动补偿的图像数据。此外,所述图像生成单元生成位于所述预定帧与对应于所述图像数据的帧之间且关于所述帧运动补偿的图像数据。根据所述经运动补偿的图像数据和所述运动矢量,图像生成单元生成关于所述预定帧运动补偿的图像数据。
-
公开(公告)号:CN101690163A
公开(公告)日:2010-03-31
申请号:CN200880020334.8
申请日:2008-04-14
IPC分类号: H04N5/225
CPC分类号: H04N5/232 , H04N5/2258 , H04N5/23245 , H04N5/2628
摘要: 一种混合成像设备被配置为捕捉低分辨率视频和高分辨率静止图像。成像设备被配置为将根据低分辨率视频得到的运动信息应用于参考高分辨率静止图像,以生成错过的感兴趣时刻的高分辨率静止图像。以高帧频捕捉低分辨率视频,同时以周期性时间间隔拍摄若干高分辨率静止图像。用户从捕捉到的视频中定位希望的感兴趣场景,例如感兴趣的时刻,然后后期处理技术被用来生成与所选出的感兴趣时刻相对应的高分辨率静止图像。利用一个或多个邻近的被捕捉到的高分辨率静止图像的纹理信息,以及与所选出的感兴趣时刻相对应的低分辨率视频帧的运动信息,来生成高分辨率静止图像。
-
-
-
公开(公告)号:CN102685388B
公开(公告)日:2015-04-08
申请号:CN201210093229.5
申请日:2008-06-18
申请人: 索尼株式会社
IPC分类号: H04N5/232 , H04N5/14 , H04N5/77 , H04N5/91 , H04N7/01 , H04N7/12 , H04N9/804 , H04N19/53 , H04N19/51 , H04N19/533
CPC分类号: H04N5/232 , H04N5/14 , H04N5/23232 , H04N5/772 , H04N5/91 , H04N7/01 , H04N7/12 , H04N9/8042 , H04N19/51 , H04N19/53 , H04N19/533
摘要: 提供成像装置和方法,该成像装置包括成像单元,图像处理单元,压缩单元,存储单元,解压单元,超分辨率处理单元,运动估计单元以及图像产生单元。通过本发明,可以以所选择的定时、与高分辨率图像相结合地使用一系列低分辨率图像数据产生更高质量的高分辨率图像数据。
-
公开(公告)号:CN102088609B
公开(公告)日:2013-03-13
申请号:CN201110052404.1
申请日:2008-02-26
申请人: 索尼株式会社
CPC分类号: H04N19/423 , H04N1/00 , H04N9/8042 , H04N19/44 , H04N19/573 , H04N19/61
摘要: 在输出基于AVC编码方式的图像压缩信息的图像信息编码设备中,可以获得包括分层B图像的GOP结构中的最佳参考关系并且能够执行从不是瞬时解码刷新图像的I图像起的随机访问。当执行多帧预测时,通过存储器管理控制操作命令产生单元(13),利用用于管理解码图像缓冲器中的图像的存储器管理控制操作命令将一图像与P图像或I图像之间存在的参考B图像登记为长期参考图像。当对P图像或I图像与参考B图像之间存在的B图像进行处理时利用参考图像列表重新排序命令将参考B图像置于参考图像列表中的第一位。当对P图像或I图像进行处理时通过利用存储器管理控制操作命令将长期帧索引的最大值设置为[0]而将解码图像缓冲器中的长期参考图像设置为非参考图像。执行从不是瞬时解码刷新图像的I图像起的随机访问。
-
公开(公告)号:CN101379834B
公开(公告)日:2011-07-06
申请号:CN200780004814.0
申请日:2007-02-07
申请人: 索尼株式会社
CPC分类号: H04N19/577 , H04N19/107 , H04N19/114 , H04N19/136 , H04N19/146 , H04N19/46 , H04N19/61 , H04N19/82
摘要: 一种编码装置,具有:判断部,其构成编码对象的图像数据的各个GOP,判断是否是在对该GOP进行编码之后进行解码得到的图像内容易视觉识别以GOP为单位的闪烁的GOP;以及编码部,其在上述判断部判断为容易视觉识别闪烁的GOP的情况下,实施抑制上述以GOP为单位的闪烁的处理并对该GOP进行编码。
-
公开(公告)号:CN101800898A
公开(公告)日:2010-08-11
申请号:CN200910222810.0
申请日:2003-04-22
申请人: 索尼株式会社
CPC分类号: H04N19/52 , H03M7/4006 , H04N19/13 , H04N19/16 , H04N19/176 , H04N19/513 , H04N19/537
摘要: 最好应用于对图像信号编码,以便以比传统压缩率高的压缩率执行传输或存储的编码设备和方法、解码设备和方法、记录介质以及程序。在算术编码单元(58),首先利用帧/场标志上下文模型(91)对帧/场标志(收到的图像压缩信息的语法单元之一)执行编码。在对要处理的宏块进行基于帧的编码时,应用当前由H.26L标准定义的帧基(frame base)上下文模型(92)。相反,在对要处理的宏块执行场编码时,对其它语法单元应用场基上下文模型(94)。本发明可以应用于用于对图像信息编码的编码器和用于对图像信息解码的解码器。
-
公开(公告)号:CN101795414A
公开(公告)日:2010-08-04
申请号:CN201010150622.4
申请日:2005-07-11
申请人: 索尼株式会社
CPC分类号: H04N19/93 , H04N19/122 , H04N19/13 , H04N19/157 , H04N19/176 , H04N19/18 , H04N19/61
摘要: 子块生成电路(52)将8×8正交变换的系数分成子块数据。2维可逆编码电路(54)通过选择变换表数据编码关于远离DC分量Total Coeff的子块的非零系数数量(number-of-non-zero)的数据,其中变换表数据用来将短位长度的编码代码分配给关于指示0的非零系数数量的数据。
-
-
-
-
-
-
-
-
-