一种EEPROM控制器的信号生成电路及控制方法

    公开(公告)号:CN106055496B

    公开(公告)日:2018-08-17

    申请号:CN201610341887.X

    申请日:2016-05-20

    IPC分类号: G06F13/16

    摘要: 本发明公开了一种EEPROM控制器的信号生成电路及控制方法,其中,该信号生成电路包括:锁存器、与门电路、计数器和比较器;锁存器的输入端用于输入控制信号,锁存器的使能端与系统时钟相连;锁存器的输出端与与门电路的第一输入端相连,与门电路的第二输入端与系统时钟相连;与门电路的输出端输出时钟采样信号;比较器的第一输入端用于输入第一计数值,第二输入端与计数器相连;比较器的输出端输出slave总线输出响应信号;计数器用于周期性从零计至第一计数值。该信号生成电路采用同步设计实现,直接通过系统时钟sys_clk门控电路得到时钟采样信号,节省了分频逻辑电路,同时可缩短读写所需要开销周期,提升EEPROM数据读写速度。

    一种低功耗解码的方法及装置

    公开(公告)号:CN108009454A

    公开(公告)日:2018-05-08

    申请号:CN201711076975.2

    申请日:2017-11-06

    IPC分类号: G06K7/10

    摘要: 本发明公开了一种低功耗解码的方法及装置,其中,该方法包括:根据预设的上电频率确定第一计数值,第一计数值为在Tari阶段采集的计数值,上电频率不小于500kHz;根据第一计数值确定RTcal阶段的采样频率,并以采样频率执行解码操作;根据上电频率与采样频率之间的差别对第二计数值进行误差补偿,第二计数值为在RTcal阶段采集的计数值。该方法的上电频率远远小于传统值,可以大大降低功耗;之后以该上电频率确定Tari阶段的计数值后调整工作频率,在保证正常解码的同时使得计数值最小,从而在较低的工作频率完成解码功能。

    一种快速响应LDO电路
    39.
    发明公开

    公开(公告)号:CN107479610A

    公开(公告)日:2017-12-15

    申请号:CN201710905386.4

    申请日:2017-09-29

    IPC分类号: G05F1/56

    CPC分类号: G05F1/561

    摘要: 本发明公开了一种快速响应LDO电路,包括:带隙基准电路、误差放大器、AB类驱动电路、功率管、响应电路、第一电阻和第二电阻;带隙基准电路的输出端与误差放大器的第一输入端和第二输出端与AB类驱动电路的第一输入端和第二输入端相连;AB类驱动电路的输出端与功率管的控制端相连;功率管的第一端均与电源相连,第二端依次通过第一电阻、第二电阻后接地;第一电阻和第二电阻之间的连接节点与误差放大器的第二输入端相连;响应电路的反馈端与功率管的第二端相连,且响应电路的两个输出端分别与AB类驱动电路的第一输入端和第二输入端相连。该电路可以加快环路的调整速度和响应速度,减小输出电压波动。