运算系统及芯片
    31.
    发明授权

    公开(公告)号:CN108647007B

    公开(公告)日:2020-10-16

    申请号:CN201810400084.6

    申请日:2018-04-28

    Abstract: 本发明提供了一种运算系统及芯片,该系统包括读写控制模块、算式规则控制器、排序器、算式生成器和调度算粒模块:算式规则控制器从预先加载的配置信息中获取运算数据的存储地址和运算符号;算式生成器根据存储地址,从读写控制模块中读取运算数据;调度算粒模块调取运算符号对应的运算器,对运算数据进行运算,将运算结果保存至读写控制模块;排序器对运算结果的存储地址进行排序和计数,得到计数结果;算式规则控制器根据计数结果确定下一个运算数据的存储地址。本发明通过配置信息可以在系统架构不变的情况下实时重构算法功能,提高了运算系统的灵活性和资源复用率;通过算粒调度的方式实现运算指令的并行执行,提高了系统的计算能力。

    一种实现异构协议自协商的方法

    公开(公告)号:CN109729102A

    公开(公告)日:2019-05-07

    申请号:CN201910185701.X

    申请日:2019-03-12

    Abstract: 本发明提供了一种实现异构协议自协商的方法,包括自协商编解码层和自协商决策层,其中,自协商决策层包括自协商信息发送模块、自协商信息接收模块以及自协商仲裁模块,自协商信息发送模块用于通告本端接口能力,自协商信息接收模块用于响应对端的通告,自协商仲裁模块用于决策并调整端口工作状态;自协商编解码层用于将自协商决策层发送逻辑0/1信号进行编码为高低电平发送,同时在接收侧对接收到的H/L码型同步和解码,转换为自协商决策层的逻辑0/1信号。本发明能够实现异构协议的自协商,实现了当不同协议不同端口不同速率间的互联互通时,端口工作模式和工作状态的自动切换到最佳工作模式,简化了异构协议组网和维护的复杂度。

Patent Agency Ranking