基于加速模块的视频解码方法

    公开(公告)号:CN115474057A

    公开(公告)日:2022-12-13

    申请号:CN202211085002.6

    申请日:2022-09-06

    发明人: 高娟

    摘要: 本发明涉及一种基于加速模块的视频解码方法,属于linux系统下视频解码技术领域。本发明针对atlas200AI芯片特点,并结合硬件属性特点,设计实现了一种linux系统下基于加速模块的视频解码方法。该方法是在linux系统下,首先对网络接收的数据进行缓冲存储,然后针对协议类型筛选错误帧,传送可解码的数据包给硬解码模块,完成解码功能。

    用于对数据包进行排序的设备和方法

    公开(公告)号:CN112385186B

    公开(公告)日:2022-08-09

    申请号:CN201880095263.1

    申请日:2018-07-03

    摘要: 本发明提供一种用于对数据包进行排序,尤其是对无序到达的数据包进行重新排序的设备和方法。为此目的,所述设备包括用于存储所接收数据包的缓冲区和用于控制所述缓冲区以将每个所接收数据包存储在对应于与所述数据包相关联的唯一序列号的不同缓冲区位置处的处理逻辑。此外,所述处理逻辑用于控制读指针指向缓冲区位置,接着从所述缓冲区从所述缓冲区位置输出数据包,控制最后写指针指向与最高序列号相关联的所接收数据包的缓冲区位置,并控制第一间隙指针指向第一所接收无序数据包的缓冲区位置。所述处理逻辑还用于维持前计数器,所述前计数器存储在所述读指针与所述第一间隙指针之间的空缓冲区位置的数量,并且用于维持后计数器,所述后计数器存储在所述第一间隙指针之后的空缓冲区位置的数量。

    片上多核系统的同步广播通信方法、装置和存储介质

    公开(公告)号:CN114866499A

    公开(公告)日:2022-08-05

    申请号:CN202210455668.X

    申请日:2022-04-27

    摘要: 本发明实施例公开了一种片上多核系统的同步广播通信方法、装置和存储介质,包括对片上多核系统中每两个处理器CPU核心之间分别创建专用通道;根据所创建的专用通道构建专用通道矩阵;当确定接收到指定CPU核心发送的广播通信时,根据指定CPU核心的编号查询专用通道矩阵获取第一专用通道,以及与各第一专用通道匹配的第一目标CPU核心;将广播通信分别通过第一专用通道发送给各第一目标CPU核心。通过在片上多核系统中每两个CPU核心之间分别创建专用通道,并构建专用通道矩阵,当确定接收到指定CPU核心发送的广播通信时,基于专用通道矩阵分别采用独立的专用通道将广播消息发送给各目标CPU核心,从而实现任意CPU核心向其他它CPU核心的同步广播通信。

    一种数据传输的方法和装置

    公开(公告)号:CN109167740B

    公开(公告)日:2022-05-17

    申请号:CN201810645222.7

    申请日:2018-06-21

    发明人: 周丽南 徐启明

    IPC分类号: H04L47/80 H04L49/901

    摘要: 本申请提出一种数据传输的方法和装置。在本发明的实施例中,采用了让存储系统中的驱动模块或者缓存模块在其对应的存储控制器内存中预留一定的存储空间,使得接入装置接收到服务器的写操作请求时,在符合预设的策略的情况下可以直接发送完成准备报文给服务器,通知服务器存储系统已经做好接收数据的准备,从而减少了服务器和存储系统之间的交互时延,增加了数据传输的效率。

    一种固态硬盘中的报文接收方法、系统及相关装置

    公开(公告)号:CN112887227B

    公开(公告)日:2022-05-13

    申请号:CN202110057772.9

    申请日:2021-01-15

    发明人: 尹作刚

    摘要: 本申请提供一种固态硬盘中的报文接收方法,包括:在I2C物理层接收包含报文数据的报文接收缓冲区描述符;在I2C传输层利用空闲链表接收报文接收缓冲区描述符,并对报文数据进行数据检查;若数据检查通过,将报文接收缓冲区描述符发送至MCTP层;在MCTP层中,对报文数据进行报文解析处理,并进行MCTP包封装,得到有效MCTP消息;在NVMe‑MI层中解析有效MCTP消息,并生成响应报文;其中I2C物理层、I2C传输层、MCTP层和NVMe‑MI层共用缓冲区。本申请采用带通信的缓存过程,降低对内存的占用率。本申请还提供一种固态硬盘中的报文接收系统、计算机可读存储介质和电子设备,具有上述有益效果。

    数据处理的方法、网络设备、计算节点和系统

    公开(公告)号:CN111865831B

    公开(公告)日:2022-05-13

    申请号:CN201910362340.1

    申请日:2019-04-30

    IPC分类号: H04L49/901

    摘要: 本申请提供一种数据处理的方法、网络设备、计算节点和系统,该方法包括:网络设备根据第一队列的标识,从计算节点的队列信息存储空间中读取该第一队列的指针信息;再根据该读指针获取该第一队列中待处理数据,并处理该待处理数据;然后,根据该第一写指针更新该读指针所指示的单元的位置。上述技术方案可以减少传统技术中网络设备使用的写指针和计算节点存储的写指针不一致,所导致的网络设备数据处理错误的问题。

    一种业务变更消息的处理方法及装置

    公开(公告)号:CN114422577A

    公开(公告)日:2022-04-29

    申请号:CN202011083983.1

    申请日:2020-10-12

    摘要: 本申请实施例提供了一种业务变更消息的处理方法及装置,涉及云技术领域,该方法包括:云服务器接收到携带业务变更消息的业务变更请求时,将业务变更消息写入持久化消息队列,持久化消息队列位于服务器的非易失存储介质中,且持久化消息队列中的业务变更消息备份保存在非易失存储介质中。从持久化消息队列中获取业务变更消息,并将业务变更消息的消息标识写入消息中间件。通过消息中间件将消息标识推送给消息订阅端,以使消息订阅端基于消息标识从非易失存储介质中获取对应的业务变更消息。由于持久化消息队列位于服务器的非易失存储介质中,且通过持久化消息队列将业务变更消息备份保存在服务器的非易失存储介质,从而避免了业务变更消息丢失。

    一种嵌入式系统内存零拷贝的方法及装置

    公开(公告)号:CN111800353B

    公开(公告)日:2022-04-12

    申请号:CN202010606120.1

    申请日:2020-06-30

    IPC分类号: H04L49/901 G06F9/50

    摘要: 本申请公开了一种嵌入式系统内存零拷贝的方法,包括如下步骤。步骤S10:采用统一数据块格式,包括标准头部、扩展头部和预留空间。步骤S20:模块A按照统一数据块格式为数据Z分配内存,并配置mem_msg字段;同时在统一数据块格式的对应头部位置写入数据Z。步骤S30:模块A扩展pbuf的数据结构,增加指向以太网头部以及内存分配和释放字段的指针。步骤S40:模块A基于扩展后的pbuf数据结构处理数据Z,在pbuf释放函数中增加pkt_msg指针所指向的mem_msg字段中的释放函数指针。步骤S50:模块B读取内存分配和释放字段,调用其中的释放函数指针所指向的内存释放函数来释放数据Z占用的内存。本申请对内存分配和释放、数据零拷贝传递进行了优化。

    一种报文转发方法及装置
    39.
    发明公开

    公开(公告)号:CN114157620A

    公开(公告)日:2022-03-08

    申请号:CN202111440878.3

    申请日:2021-11-30

    发明人: 黄敏

    摘要: 本发明实施例提供了一种报文转发方法及装置,涉及网络技术领域,上述方法包括:接收第一报文;根据第一报文的报文长度,选择用于存储第一报文的存储结构;若所选择的存储结构为第一存储结构,则将第一报文存储于首缓冲区中用于存储报文数据的目标空间以及首缓冲区中预设BD指向的缓冲区中;获取指向首缓冲区的首BD;当对第一报文进行转发处理时,根据首BD,从首缓冲区中目标空间内获取第一部分报文数据,并从首缓冲区中预设BD指向的缓冲区内获取第二部分报文数据;将所获取的第一部分报文数据以及第二部分报文数据拼接为第二报文,并转发第二报文。应用本发明实施例提供的方案可以在转发报文的过程中减少报文对缓冲区的占用。

    一种MIPI CSI-2 Tx控制器以频率差异优化缓存用量的装置及方法

    公开(公告)号:CN118869636A

    公开(公告)日:2024-10-29

    申请号:CN202410827935.0

    申请日:2024-06-25

    发明人: 曲文皓 杨爱良

    摘要: 本发明公开了一种MIPI CSI‑2Tx控制器以频率差异优化缓存用量的装置及方法,在MIPI时钟域、视频时钟域内设置第一计数器、第二计数器,两个时钟域内计数器同步开始;第一计数器计数达到预定值之后,发送计数结束信号,同步到视频时钟域;第二计数器停止计数,并且根据同步级数矫正计数结果;比较两个时钟域下的计数结果,分级确认频率比例;在视频输入时,当已缓存的数据量达到比例时,发送“开始读出”的信号给MIPI时钟域;MIPI时钟域的控制器在收到该“开始读出”的信号后,从异步FIFO中读出数据,直到数据发送结束。本发明根据时钟频率比例计算数据缓存量大小,并提前发送数据,时间上可以减少数据延迟,面积上可以减少存储芯片体积,利于低延迟设计。