基于X86板卡的网络数据平台及数据采集过滤分析方法

    公开(公告)号:CN111190662A

    公开(公告)日:2020-05-22

    申请号:CN202010184531.6

    申请日:2020-03-17

    摘要: 本发明涉及一种基于X86板卡的网络数据平台及数据采集过滤分析方法,是基于X86板卡的网络数据平台X86板卡的计算刀片上进行网络数据包的高速采集,并进行采集数据包的字符串或正则表达式的规则过滤,同时对命中或采集数据进行包结构分析处理,该平台实现了网络数据包的接入采集/规则命中/分析处理多重功能,能针对光纤接入的10G以太网信号或从机箱背板接入的40G以太网信号进行处理,在实际生产应用中接入PTN网络信号作为专门分析处理平台,处理输出命中数据集和分析处理结果集,该处理平台部署在x86计算刀片上可作为ATCA机箱的处理单元,与其他接入处理板卡形成一整套针对光纤PTN以太网信号的接入过滤分析处理设备,灵活性强;满足用户需求。

    一种基于散热仿真的正交机箱及散热仿真分析方法

    公开(公告)号:CN110944495A

    公开(公告)日:2020-03-31

    申请号:CN201911291174.7

    申请日:2019-12-16

    发明人: 马杰 孙静 晋巧玲

    摘要: 本发明涉及一种基于散热仿真的正交机箱及散热仿真分析方法,采用前后风道式正交箱体,线卡、交叉卡、风扇安装在箱体内,线卡安装在箱体前部,交叉卡及风扇安装在箱体后部,关键功耗芯片安装在各卡上,在一种热仿真分析软件和相同受热环境下,通过更换散热器种类和大小,进行线卡、交叉卡上关键功耗芯片温度、速度分析,取得最佳散热器的种类和大小,效果是各芯片上设置散热器结构能够将芯片产生的热量及时传导到散热器上,利用热仿真分析方法可以准确确定散热器的结构形式,有效提高散热效率,降低芯片的温度。

    从multi-lane serdes中提取TCAM命令响应的方法

    公开(公告)号:CN110851671A

    公开(公告)日:2020-02-28

    申请号:CN201911106415.6

    申请日:2019-11-13

    IPC分类号: G06F16/903

    摘要: 本发明涉及一种从multi-lane serdes中提取TCAM命令响应的方法。该方法首先对TCAM返回的命令响应打标号,打标号的原则是以命令响应的头为边界递增,递增的上限即为提取TCAM命令响应的计算单元个数;接下来每个计算单元并行的处理各自对应标号的命令响应,处理的结果格式是统一的;最后将各个计算单元的处理结果按标号顺序依次输出,从而实现单个时钟周期只接收一个TCAM命令响应,且命令响应格式统一。采用本发明提供的方法可很好的解决TCAM返回的命令响应乱序的问题,为基于TCAM实现的搜索匹配技术提供有益参考。

    一种从OTN中提取信号时钟的方法

    公开(公告)号:CN110808808A

    公开(公告)日:2020-02-18

    申请号:CN201911107229.4

    申请日:2019-11-13

    IPC分类号: H04J3/16

    摘要: 本发明公开了一种从OTN中提取信号时钟的方法。该方法通过FIFO缓存间断的原始OTN信号数据,当FIFO存储数据达到1/2深度时开始读取,读取是不间断的,读取FIFO的时钟来自于动态调节MMCM的输出,此MMCM的输出时钟即为从OTN中提取的信号时钟。本发明通过对MMCM相位的调节使得FIFO读写间隔在FIFO的1/4到3/4区间内,从而达到跟随原始OTN信号的目的,亦即实现了从OTN中提取出信号时钟的需求。本发明提出的方法具有消耗逻辑资源少、实现简单易操作的优点,为从OTN中提取信号时钟的功能需求提供了一种极具参考价值的方法。

    一种实现光信号线路交叉的方法

    公开(公告)号:CN110519667A

    公开(公告)日:2019-11-29

    申请号:CN201910855323.1

    申请日:2019-09-11

    IPC分类号: H04Q11/00

    摘要: 本发明公开了一种实现光信号线路交叉的方法。该方法首先通过FPGA内的SERDES将光信号转换为电信号,然后通过FIFO对电信号进行跨时钟域处理,将各路SERDES输出的电信号统一到同一个快时钟域。接下来对统一时钟域后的电信号进行线路交叉,即根据用户需求将各路输入交叉到不同的输出。最后通过TXPI的方法将交叉后的电信号再以光的形式分别从各路SERDES输出。本发明提出的方法具有消耗逻辑资源少、线路交叉的光信号不区分信号协议的优点,为实现光信号线路交叉的功能需求提供了一种极具参考价值的方法。

    一种基于VHDL可控制起停传输移位寄存器操作方法

    公开(公告)号:CN106782662B

    公开(公告)日:2019-09-24

    申请号:CN201611154203.1

    申请日:2016-12-14

    IPC分类号: G11C19/28

    摘要: 本发明公开一种基于VHDL可控制起停传输移位寄存器操作方法,通过帧头和帧尾的标识识别,以及移位寄存,实现在不丢弃帧头和帧尾的情况下进行数据的串入并出传输。通过控制信号单元的打开和关闭,使得帧与帧之间的时间间隔不会对传输造成任何影响,可以随时开始传帧,也可以随时停止。本发明避免了三个问题,一是避免了下游模块对数据传输时再次添加帧头帧尾的麻烦,二是避免数据段中出现与帧头帧尾相同数据时出现突然中断或传输数据混乱的问题,三是帧与帧间数据存在传输间隔时,能够避免无效数据的传输且能随时根据需要继续传输。

    一种基于FPGA的IP五元组匹配过滤实现方法

    公开(公告)号:CN110166300A

    公开(公告)日:2019-08-23

    申请号:CN201910450488.0

    申请日:2019-05-28

    摘要: 本发明公开了一种基于FPGA的IP五元组匹配过滤实现方法。该方法将IP五元组划分为13个字节段,每个字节段作为地址访问FPGA内部一块RAM,每块RAM写地址为用户需求的IP五元组划分的13字节段,RAM写使能为用户何时进行配置,RAM写数据为1表示将该条IP五元组规则存入RAM中;RAM读地址为实际接收的IP五元组划分的13字节段,RAM读数据为0或1表示本RAM是否有匹配的字节段。将13块RAM的输出进行与运算,含义是只有当所有RAM对应的IP五元组字节段均匹配成功,该条IP五元组流才匹配成功。本发明解决了现有技术中IP五元组匹配过滤实现方法匹配速度慢、规则存储条数少、规则匹配冲突的问题。

    一种多硒鼓承载装置
    60.
    发明公开

    公开(公告)号:CN109976122A

    公开(公告)日:2019-07-05

    申请号:CN201910317119.4

    申请日:2019-04-19

    IPC分类号: G03G15/08

    摘要: 一种多硒鼓承载装置,包括硒鼓承载支架、联锁机构和导纸辊轮,硒鼓承载支架通过滑道与打印装置滑动连接,硒鼓承载支架内设有承载联锁机构的第一凹槽和承载硒鼓的第二凹槽,第二凹槽至少设置为两个,倒纸辊轮设于硒鼓承载支架后端。本发明新型具有的优点是:本装置实现了多个硒鼓共同打印,方便用户根据需求更换不同颜色的硒鼓,方便快捷,提高了工作效率;联锁机构可以将硒鼓承载装置与打印装置卡合,稳固硒鼓承载装置;倒纸辊轮周侧设有若干辊针,辊针转动将纸张送入打印装置,同时辊轴顶端与纸张的接触面很小,可以避免打印副本在进入定影单元之前发生刮蹭,提高打印质量。