-
公开(公告)号:CN1156369A
公开(公告)日:1997-08-06
申请号:CN96121652.2
申请日:1996-11-07
申请人: 三菱电机株式会社
发明人: 藤村明宪
IPC分类号: H04L27/22
CPC分类号: H04B7/0894 , H04B7/0817 , H04B7/0828 , H04B7/0848 , H04L1/06 , H04L7/0334 , H04L7/04 , H04L27/22
摘要: 本发明的定时重放装置和分集通信装置,把接收PSK信号进行X倍取样,可以用包含简单的加减运算的信号处理从所得到的接收相位数据系列Yj中提取出包含不受载波频率偏差影响的j个码元频率成分的数据系列,并把包含j个码元频率成分的数据系列合成起来,得到具有π/4弧度相位差的S/N比优良的包含不受载波频率影响的码元频率成分的2个数据系列,进一步把包含2个码元频率成分的数据系列用于定时重放。
-
公开(公告)号:CN1138795A
公开(公告)日:1996-12-25
申请号:CN96102810.6
申请日:1996-03-31
申请人: 迪维安公司
发明人: 安东尼·P·J·克莱登 , 查尔斯·D·麦克法兰 , 理查德·J·甘马克 , 安东尼·M·琼斯 , 威廉·P·罗宾斯 , 马克·巴恩斯
IPC分类号: H04N5/44
CPC分类号: H04L1/0057 , H03K5/24 , H03M13/15 , H03M13/151 , H03M13/2707 , H03M13/2764 , H04L1/0045 , H04L1/0071 , H04L7/0334 , H04L25/03038 , H04L25/03866 , H04L25/062 , H04L27/02 , H04L27/2273 , H04L27/3809 , H04L2027/0032 , H04L2027/0061 , H04L2027/0067 , H04L2027/0073 , H04L2027/0081 , H04N5/211 , H04N5/4401 , H04N5/4446 , H04N5/455 , H04N5/52
摘要: 本发明是一个利用多进制残留边带传输的集成数字通信系统。该通信系统从有限带宽信道中接收多进制脉冲幅度调制数字信号。该系统包括在数字信号恢复以前的解调,采样和滤波输入信号的处理级。另外一些级用以恢复定时并锁定到发送信号的频率和相位上,同时提供自动增益控制。自适应均衡器,纠错电路和输出接口用以恢复数字数据并向其它设备传送。
-
公开(公告)号:CN1122980A
公开(公告)日:1996-05-22
申请号:CN95115011.1
申请日:1995-07-06
申请人: 日本电气株式会社
发明人: 宫下敏一
IPC分类号: H04L27/18
CPC分类号: H04L7/046 , H03D3/007 , H04L7/0334
摘要: 在正交解调接收信号的本地频率的误差检测中,取样信号将接收信号的每个脉冲串取样(S2)为预定数2m的取样矢量,计算(S3)第0至第(2m-2)个相位误差,每个相位误差伴随两相邻所述取样矢量之间的相位差,并在每个脉冲串期间是恒定的。计算(S4(1))第0至第(m-1)个平均值,每个平均值在相位误差的第q个相位误差开始,其中q在0和(m-1)之间变化,计算(S4(2))m个平均值的平均值,并用除数除(S5)该平均值。
-
公开(公告)号:CN105450217B
公开(公告)日:2018-07-10
申请号:CN201510500905.X
申请日:2015-08-14
申请人: 瑞昱半导体股份有限公司
发明人: 林嘉亮
IPC分类号: H03L7/08
CPC分类号: H04L1/00 , H04L7/0037 , H04L7/0334 , H04L25/00
摘要: 本发明涉及时钟数据恢复电路及其方法。一种时钟数据恢复电路,其包括一可变延迟电路、一二位模数转换器以及一垂直眼监控电路。可变延迟电路以等同于在对应于数据流数据的眼图的最大眼开的时序恢复接收的数据流数据的量调整恢复时钟的时序,并且反复地调整延迟时序。数据流数据输入至二位模数转换器。在二位模数转换中,取样的数据流数据与代表眼图的条件的参考位准相比较。并且,比较结果根据眼图的相对高度增加或减少时钟延迟。
-
公开(公告)号:CN108011617A
公开(公告)日:2018-05-08
申请号:CN201711014982.X
申请日:2017-10-26
申请人: 迈来芯电子科技有限公司
CPC分类号: H04L27/04 , G06F1/08 , G06K19/0707 , G06K19/0712 , H03L7/0802 , H03L7/0991 , H04L7/0334 , H03J7/02 , G07C9/00309 , G07C9/00714 , G07C2009/00373
摘要: 包括谐振天线电路和驱动电路的发射机设备。谐振天线电路包括三个分支:具有电感线圈的第一分支,具有第一电容(C1)的第二分支,以及具有与第一开关(S1)串联连接的第二电容(C2)的第三分支。天线电路具有分别高于和低于目标频率的第一和第二谐振频率,取决于第一开关是否闭合。驱动电路监视天线电路的振荡电压并且通过检测过零时刻来检测振荡电压的振荡,并且控制第一开关使得平均来说、振荡电压的每时间单位的振荡数量等于预定义目标频率(ftarget)。
-
公开(公告)号:CN107210982A
公开(公告)日:2017-09-26
申请号:CN201680008660.1
申请日:2016-01-26
申请人: 英特尔公司
IPC分类号: H04L25/03
CPC分类号: H04L25/03019 , H04L7/0334 , H04L25/06
摘要: 描述了一种设备,所述设备包括:可变增益放大器(VGA);采样器组,所述采样器组用于根据时钟信号对从所述VGA输出的数据进行采样;以及时钟数据恢复(CDR)电路,所述时钟数据恢复电路用于调整所述时钟信号的相位,从而使得与所述采样数据相关联的第一后体信号的量级基本上是与所述采样数据相关联的初始体抽头的量级的一半。
-
公开(公告)号:CN105830386A
公开(公告)日:2016-08-03
申请号:CN201480069876.X
申请日:2014-12-10
申请人: 赛灵思公司
CPC分类号: H04L7/0025 , H04L7/0062 , H04L7/0331 , H04L7/0334 , H04L25/03057 , H04L25/03885
摘要: 本发明涉及一种实现在集成电路中的数据接收器。所述数据接收器包括:接收数据信号的输入(305);第一均衡电路(304),其被耦接以接收所述数据信号,其中所述第一均衡电路被用于接收所述数据信号的数据;以及第二均衡电路(310),其被耦接以接收数据信号,所述第二均衡电路被用于调整时钟相位偏移。
-
公开(公告)号:CN105281870A
公开(公告)日:2016-01-27
申请号:CN201510218276.1
申请日:2015-04-30
申请人: 英特尔公司
IPC分类号: H04L1/00 , H04L7/00 , H04N21/2383 , H04N21/438
CPC分类号: H04L25/03949 , H04L7/0062 , H04L25/03146 , H04L1/0054 , H04L1/0057 , H04L1/0065 , H04L1/0068 , H04L7/0029 , H04L7/0334 , H04L7/0335 , H04N21/2383 , H04N21/4382
摘要: 本发明描述了一种装置,其包括:决策反馈均衡器(DFE);以及操作地耦合至DFE的相位检测器,其用于在所述相位检测器采集到具有使当前位的值不等于下一位的值的所述当前位和所述下一位的数据位时,在复合脉冲响应的第一后光标值大体上等于零的基础上设定采样相位。
-
公开(公告)号:CN102752097B
公开(公告)日:2014-12-10
申请号:CN201210113104.4
申请日:2012-04-17
申请人: NXP股份有限公司
发明人: 马西莫·恰奇 , 雷默克·科内利斯·荷曼·范德贝克 , 吉亚斯·阿尔-卡迪
CPC分类号: H04L7/0334 , H04L7/046 , H04L27/22 , H04L2007/047
摘要: 本申请提供了采用相干解调的数据通信系统的符号时钟恢复电路以及相关的调整方法、通信系统、计算机可读介质和程序元件。该符号时钟恢复电路包括:模数转换器、相移单元和定时检测器,其中定时检测器适于检测数字信号的帧的前同步信号中的所述至少两个符号之间的至少一个零交叉,适于确定与所述至少一个零交叉相关联的相位,并且适于基于计算出的与所述至少一个零交叉相关联的相位,计算用于对相干检测基带模拟信号进行采样的最佳相位,其中相移单元适于根据最佳相位改变符号时钟信号的相位,以产生适合的符号时钟信号并提供至模数转换器。
-
公开(公告)号:CN101946476B
公开(公告)日:2013-08-21
申请号:CN200980105963.5
申请日:2009-03-27
申请人: 艾可慕株式会社
发明人: 柴田和则
CPC分类号: H04L27/14 , H04L7/0334 , H04L27/16
摘要: 本发明提供一种时钟再生电路以及具备该时钟再生电路的接收机,对通过以高于符号时钟的频率对4值FSK解调信号进行过采样所得的、在中央包含符号点P处的采样数据T2的三个采样数据T1、T2、T3,分别求取与理想值的差值V1、V2、V3,并使符号点P的采样时刻向得到差值小的采样数据T3移动与符号点处的差值V2相对应的时间。因此,本发明所涉及的时钟再生电路及接收机能够以较少的运算量,由多值调制波再生稳定的时钟。
-
-
-
-
-
-
-
-
-