一种高压断路器断口感应电压抑制电路和测试系统

    公开(公告)号:CN206962445U

    公开(公告)日:2018-02-02

    申请号:CN201720939339.7

    申请日:2017-07-31

    IPC分类号: H02H9/04 G01R31/327

    摘要: 本实用新型提供了一种高压断路器断口感应电压抑制电路和测试系统,电路中霍尔传感器的VIN-脚与断口电压输入端相连,VIN+脚经第二电阻接电源正极,输出端经第三电阻接地;以断口电压输入端到霍尔传感器VIN-脚为主支路,其上依次设有第一泄放回路、第一抑制回路、第二抑制回路和第二泄放回路;第一泄放回路包括一端接主支路另一端接地的第一电阻,第二泄放回路包括一端接主支路另一端接电源正极的电容,第一抑制回路包括一端接主支路另一端接地的压敏电阻,第二抑制回路包括一端接主支路另一端接电源正极的第一二极管,以及一端接主支路另一端接地的第二二极管。本实用新型能够抑制10kV以上的感应电压,保证测试仪器和人员的安全。(ESM)同样的发明创造已同日申请发明专利

    一种高压断路器测试系统校验的时间基准装置及校验系统

    公开(公告)号:CN206960619U

    公开(公告)日:2018-02-02

    申请号:CN201720947883.6

    申请日:2017-08-01

    IPC分类号: G01R31/327

    摘要: 本实用新型提供了一种高压断路器测试系统校验的时间基准装置及校验系统,本实用新型装置包括微处理器、可编程逻辑器件、随机存储器、触发电路和断口分合闸模拟电路;微处理器与可编程逻辑器件相连,可编程逻辑器件与随机存储器相连;可编程逻辑器件通过IO口与断口分合闸模拟电路输入接口,以及与触发电路输出接口相连。本实用新型由可编程逻辑器件作为时间产生的核心控制器件,根据设置的参数,可编程逻辑器件IO口输出信号控制模拟电路的导通和截止,模拟断路器分合闸状态,可精确地产生标准的合闸时间、分闸时间、弹跳时间、弹跳次数等参数,不存在软件延时,能够满足高压断路器机械特性监测系统性能指标校验的精度、准确度要求。(ESM)同样的发明创造已同日申请发明专利