-
公开(公告)号:CN108701347B
公开(公告)日:2024-03-01
申请号:CN201780013892.0
申请日:2017-02-08
Applicant: 英特尔公司
Abstract: 各实施例提供了一种图形处理装置,该图形处理装置包括高速缓存存储器和耦合到该高速缓存存储器的逻辑,该逻辑用于压缩第一高速缓存存储器输出的颜色数据。在一个实施例中,高速缓存存储器是渲染高速缓存。在一个实施例中,高速缓存存储器是牺牲数据高速缓存。在一个实施例中,第一高速缓存存储器是耦合到牺牲数据高速缓存的渲染高速缓存,并且逻辑被配置成对从渲染高速缓存和牺牲数据高速缓存被逐出的颜色数据进行压缩。压缩可以包括数据要被压缩的目标压缩比。
-
公开(公告)号:CN117581217A
公开(公告)日:2024-02-20
申请号:CN202280046869.2
申请日:2022-10-28
Applicant: 英特尔公司
IPC: G06F12/084
Abstract: 一种图形处理器包括多级存储器单元,包括位于图形部件附近的存储器设备和缓存设备。图形处理器包括分布式压缩/解压缩,包括缓存设备和存储器设备之间的模块。当写入数据从缓存设备移动到存储器设备时,该模块可以执行写入数据的压缩,并且当读取数据从存储器设备移动到缓存设备时,该模块可以执行读取数据的解压缩。图形处理器可以包括第二级缓存,在第一级缓存和第二级缓存之间具有另一压缩模块。
-
公开(公告)号:CN117087430A
公开(公告)日:2023-11-21
申请号:CN202311265839.3
申请日:2018-04-16
Applicant: 英特尔公司
Inventor: A·J·鲁尼恩 , R·希克斯 , N·安萨里 , N·比斯瓦尔 , 彭雅蒂 , A·R·阿普 , W-F·高 , S-H·李 , J·雷 , 王长亮 , S·阿瓦达哈纳姆 , S·雅努什 , G·史密斯 , N·V·沙阿 , K·W·罗维 , R·J·约翰斯顿
Abstract: 本申请公开了用于汽车应用和其他应用的眩光和被遮挡视图补偿。通常当在显示屏上存在眩光时,用户可以能够通过倾斜或以其他方式移动屏幕或改变其视图位置来减轻眩光。然而,当驾驶汽车时,克服仪表板上的眩光的选项有限,尤其是当您正在同一方向上驾驶较长距离时。各实施例涉及消除这种眩光。其他实施例涉及混合现实(MR)以及填充被遮挡区域。
-
公开(公告)号:CN108694688B
公开(公告)日:2023-11-07
申请号:CN201810306269.0
申请日:2018-04-08
Applicant: 英特尔公司
Abstract: 本申请公开了用于在图形处理架构中管理数据偏置的设备和方法。描述了用于管理向处理器或GPU偏置的数据的设备和方法。例如,设备的一个实施例包括:处理器,包括用于执行指令并处理数据的一个或多个核、一个或多个高速缓存级、以及用于在一个或多个高速缓存级中维持一致数据的高速缓存一致性控制器;图形处理单元(GPU),用于执行图形指令并处理图形数据,其中该GPU和处理器核共享用于访问系统存储器的虚拟地址空间;GPU存储器,耦合至该GPU,该GPU存储器能通过被处理器核和GPU共享的虚拟地址空间来寻址;以及偏置管理电路,用于对于多个数据块中的每一个数据块,存储数据是具有处理器偏置还是GPU偏置的指示,其中,如果数据具有GPU偏置,则数据会由该GPU从GPU存储器访问、且不必访问处理器的高速缓存一致性控制器,且其中来自处理器核的对数据的请求被处理为不高速缓存的请求,从而防止数据被高速缓存在处理器的一个或多个高速缓存级中。
-
公开(公告)号:CN111539518B
公开(公告)日:2023-05-23
申请号:CN202010356162.4
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
IPC: G06N3/0464 , G06N3/084 , G06T1/40
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN116075863A
公开(公告)日:2023-05-05
申请号:CN202180060436.8
申请日:2021-07-20
Applicant: 英特尔公司
Inventor: S·沃普 , M·J·多伊尔 , S·科坦达拉曼 , K·瓦德亚纳坦 , A·R·阿普 , C·本廷 , P·萨蒂 , H·格吕恩 , S·琼金斯 , A·莱克 , B·G·阿尔菲利 , G·利克托尔 , J·巴尔扎克 , W-J·李
IPC: G06T15/60
Abstract: 用于包括光线追踪的高效图形处理的装置和方法。例如,图形处理器的一个实施例包括:执行硬件逻辑,用于执行图形命令和渲染图像;接口,用于将执行硬件逻辑的功能单元耦合到分片资源;以及分片资源管理器,用于管理由功能单元对分片资源的访问,执行硬件逻辑的功能单元,用于生成具有散列标识符(ID)的请求,以请求对分片资源的部分的访问,其中分片资源管理器用于确定由散列ID标识的分片资源的部分是否存在,并且如果不存在,则分配分片资源的新部分,并将该新部分与散列ID相关联。
-
公开(公告)号:CN115525399A
公开(公告)日:2022-12-27
申请号:CN202210411900.X
申请日:2022-04-19
Applicant: 英特尔公司
Abstract: 公开一种用于促进用于图形环境中的抢占的屏障状态保存和恢复的装置。该装置包括:处理资源,用于执行被包括在线程组(TG)中的多个执行线程的处理资源;以及中间线程抢占屏障保存和恢复硬件电路,用于:响应于中间线程抢占事件而发起异常处置例程,该异常处理例程用于使屏障信令事件被发布;响应于屏障信令事件,接收线程组(TG)的线程的有效指定线程状态的指示;以及响应于接收到TG的线程的有效指定线程状态的指示,由TG的、具有有效指定线程状态的线程使得针对TG的命名屏障发起屏障保存例程和屏障恢复例程。
-
公开(公告)号:CN113705789A
公开(公告)日:2021-11-26
申请号:CN202111003293.5
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN113470158A
公开(公告)日:2021-10-01
申请号:CN202011516299.8
申请日:2020-12-21
Applicant: 英特尔公司
Abstract: 用于异步光线追踪的设备和方法。例如,处理器的一个实施例包括:包围体层级(BVH)生成器,用于构成BVH,该BVH包括多个层次布置节点,所述节点包括根节点、多个内部节点以及包括图元的多个叶节点,其中每个内部节点包括对于根节点或另一个内部节点的子节点,并且每个叶节点包括对于内部节点的子节点;第一存储库,布置为第一多个条目;第二存储库,布置为第二多个条目,其中第一多个条目和第二多个条目的每个条目要存储将要遍历BVH的光线;分配器电路,基于当前存储在第一和第二存储库中的相对数量的光线将入射光线分发给第一存储库或第二存储库;以及遍历电路,用于在从第一存储库中选择下一个光线与从第二存储库中选择下一个光线之间进行交替,该遍历电路通过从BVH节点堆栈的顶部读取下一个BVH节点并且确定下一个光线是否与下一个BVH节点交叉来使下一个光线遍历BVH。
-
公开(公告)号:CN113454609A
公开(公告)日:2021-09-28
申请号:CN202080014359.8
申请日:2020-02-12
Applicant: 英特尔公司
Inventor: V·维穆拉帕利 , L·斯特里拉马萨玛 , M·麦克费森 , A·阿南塔拉曼 , B·阿什博 , M·拉曼多斯 , W·B·萨德勒 , J·皮尔斯 , S·杰那斯 , B·英斯科 , V·兰加纳坦 , K·辛哈 , A·亨特 , P·苏尔蒂 , N·加洛普冯博里斯 , J·雷 , A·R·阿普 , E·乌尔-艾哈迈德-瓦尔 , A·科克 , S·金 , S·麦尤兰 , V·安德烈
IPC: G06F12/0862 , G06F12/0897 , G06F12/0888 , G06F9/38
Abstract: 实施例一般涉及用于图形数据处理的数据预取。一种设备的实施例包括:一个或多个处理器,所述一个或多个处理器包括一个或多个图形处理单元(GPU);以及多个高速缓存,所述多个高速缓存用于为所述一个或多个GPU提供存储装置,所述多个高速缓存至少包括L1高速缓存和L3高速缓存;其中所述设备将通过所述一个或多个GPU中的第一GPU的预取器来提供对数据的智能预取,包括:测量针对所述L1高速缓存的命中率,在确定针对所述L1高速缓存的所述命中率等于或大于阈值时,将对数据的预取限于所述L3高速缓存中的存储装置,以及在确定针对所述L1高速缓存的所述命中率小于阈值时,允许对数据的所述预取到所述L1高速缓存。