具有存储器系统体系结构的数据系统和数据读取方法

    公开(公告)号:CN105373443A

    公开(公告)日:2016-03-02

    申请号:CN201510511586.2

    申请日:2015-08-19

    Abstract: 本发明提供了一种数据系统,包括:存储器,其配置为存储数据,纠正从存储的数据中读取的数据中的错误,并且响应于纠正从存储的数据中读取的数据中的错误而产生错误信息;以及处理器,其通过第一通信路径和第二通信路径连接至存储器,并且配置为:通过第一通信路径从存储器接收数据;并且通过第二通信路径从存储器接收错误信息。本发明还提供了一种读取数据的方法。

    数据库处理系统和用于卸载数据库操作的方法

    公开(公告)号:CN110941600B

    公开(公告)日:2025-05-23

    申请号:CN201910770236.6

    申请日:2019-08-20

    Abstract: 一种包括数据库卸载引擎的数据库处理系统。在一些实施例中,所述数据库卸载引擎包括:矢量化加法器,包括多个读取‑修改‑写入电路;多个总和缓冲器,分别连接到所述读取‑修改‑写入电路;密钥地址表;以及控制电路。所述控制电路可被配置为:接收第一密钥以及对应的第一值;搜索所述密钥地址表寻找所述第一密钥;以及响应于在所述密钥地址表中找到对应于所述第一密钥的地址,将所述地址及所述第一值路由到所述多个读取‑修改‑写入电路中与所述地址对应的读取‑修改‑写入电路。也提供一种用于卸载数据库操作的方法。

    用于查找计算人工智能加速器的装置及多芯片模块

    公开(公告)号:CN110046127B

    公开(公告)日:2024-12-20

    申请号:CN201811532750.8

    申请日:2018-12-14

    Abstract: 根据一个一般方面,提供一种用于查找计算人工智能加速器的装置及多芯片模块。所述装置可包括存储电路裸片,所述存储电路裸片被配置成存储查找表,所述查找表将第一数据转换成第二数据。所述装置还可包括逻辑电路裸片,所述逻辑电路裸片包括组合逻辑电路,所述组合逻辑电路被配置成接收第二数据。所述装置还可包括光学通孔,所述光学通孔耦合在所述存储电路裸片与所述逻辑电路裸片之间且被配置成在所述存储电路裸片与所述逻辑电路裸片之间传输第二数据。

    存储器系统和删除重复存储器系统

    公开(公告)号:CN110851076B

    公开(公告)日:2024-09-13

    申请号:CN201910764183.7

    申请日:2019-08-19

    Abstract: 一种存储器系统针对在主机系统的虚拟存储器空间中重复的用户数据对系统的物理存储器空间中的用户数据提供删除重复。事务管理器使用事务表来为虚拟存储器空间维护数据相干性及数据并发性。写入数据引擎管理器使用未完成桶编号及命令队列来为物理存储器空间维护数据相干性及数据并发性。写入数据引擎管理器从事务管理器接收数据写入请求,并将对应的写入命令发送到所选命令队列。写入数据引擎通过以下来对命令队列中的写入命令作出响应:如果数据未在虚拟存储器空间中重复,则将数据存储在溢出存储器区中;或者如果数据在虚拟存储器空间中重复,则使数据的参考计数器递增。也提供一种删除重复存储器系统。

    高带宽存储系统
    86.
    发明授权

    公开(公告)号:CN109508306B

    公开(公告)日:2023-11-10

    申请号:CN201810908900.4

    申请日:2018-08-10

    Abstract: 一种高带宽存储(HBM)系统包括高带宽存储装置及逻辑电路。所述逻辑电路包括耦合到主机装置的第一接口及耦合到所述高带宽存储装置的第二接口。所述逻辑电路通过所述第一接口从所述主机装置接收第一命令并将所接收的第一命令转换成第一存储器内处理(PIM)命令,所述第一存储器内处理命令通过所述第二接口发送到所述高带宽存储装置。所述第一存储器内处理命令的完成具有确定的延迟。所述逻辑电路还通过所述第一接口从所述主机装置接收第二命令并将所接收的第二命令转换成第二存储器内处理命令,所述第二存储器内处理命令通过所述第二接口发送到所述高带宽存储装置。所述第二存储器内处理命令的完成具有不确定的延迟。

    用于DPU运算的软件栈和编程

    公开(公告)号:CN108010551B

    公开(公告)日:2023-05-02

    申请号:CN201710684841.2

    申请日:2017-08-11

    Abstract: 一种用于DPU运算的软件栈和编程。一种包括库、编译器、驱动器和至少一个动态随机存取存储器(DRAM)处理单元(DPU)的系统。所述库可确定与接收到的命令相应的至少一个DPU运算。所述编译器可以形成用于所述DPU运算的至少一个DPU指令。所述驱动器可将所述至少一个DPU指令发送到至少一个DPU。所述DPU可包括至少一个计算单元阵列,所述至少一个计算单元阵列可包括按照具有至少一个列的阵列被布置的多个基于DRAM的计算单元,其中,所述至少一个列可包括至少三个行的基于DRAM的计算单元,所述至少三个行的基于DRAM的计算单元被配置为提供针对所述至少三个行中的第一行和第二行进行运算的逻辑功能,并被配置为将所述逻辑功能的结果存储在所述至少三个行中的第三行中。

    计算系统及控制计算系统的方法

    公开(公告)号:CN106897247B

    公开(公告)日:2022-12-06

    申请号:CN201610886162.9

    申请日:2016-10-11

    Abstract: 提供了一种计算系统及控制计算系统的方法。所述计算系统包括:主机存储器,包括驱动器和地址映射;主机中央处理单元,结合至主机存储器,被构造为利用驱动器将命令划分成命令包,将命令包映射至地址映射,并且经由命令地址介质基于地址映射传送命令包。

    带宽提升的堆叠存储器
    89.
    发明授权

    公开(公告)号:CN111916120B

    公开(公告)日:2022-05-24

    申请号:CN202010384818.3

    申请日:2020-05-08

    Abstract: 一种高带宽存储器系统。在一些实施例中,所述系统包括:具有多个存储器芯片和八个128位通道的存储器堆叠;以及逻辑芯片,存储器芯片堆叠在逻辑芯片上并连接到逻辑芯片;其中逻辑芯片可以被配置为在以下模式中操作128位通道中的第一通道:第一模式,其中前64位以伪通道模式操作,并且后64位作为两个32位细粒度通道操作;或者第二模式,其中前64位作为两个32位细粒度通道操作,并且后64位作为两个32位细粒度通道操作。

    用于高效存储器内嵌去重应用的最优化的跳房子多散列表

    公开(公告)号:CN107239230B

    公开(公告)日:2022-04-05

    申请号:CN201710196455.9

    申请日:2017-03-29

    Abstract: 一种存储器去重的方法包括:识别散列表,每个散列表与散列函数对应,并且每个散列表包括物理桶,每个物理桶包括路并且被配置为存储数据;识别虚拟桶,每个虚拟桶包括一些物理桶,并且每个虚拟桶与另一虚拟桶共享物理桶;将其上存储数据的物理桶的每个识别为被指定给单个虚拟桶;根据散列函数来散列数据行以生成散列值;根据散列值确定相应虚拟桶是否有用于数据块的可用空间;当相应虚拟桶没有可用空间时,将数据从相应虚拟桶顺序地移动到邻近虚拟桶,直到相应虚拟桶有用于数据块的空间为止,以及将数据块存储在相应虚拟桶中。

Patent Agency Ranking