数据传输控制装置及电子设备

    公开(公告)号:CN1838102A

    公开(公告)日:2006-09-27

    申请号:CN200610065467.X

    申请日:2006-03-22

    发明人: 本田裕康

    IPC分类号: G06F13/42 G06F3/147 G09G3/36

    CPC分类号: H04L7/041 G09G5/006

    摘要: 本发明公开了一种可以防止由串行传输线路所附带的噪音导致问题发生的数据传输控制装置以及包含该装置的电子设备。该数据传输控制装置包括:链路控制器(100),用于对通过串行总线接收到的包进行解析;接口电路(110),用于生成接口信号,并向接口总线输出;复位信号输出电路(312),用于将复位信号RST输出到接口电路(110)。该链路控制器(100)解析接收到的包,以判断该包中是否包含同步信号生成指示信息(同步信号代码)。在已经判断收到的包中包含有同步信号生成指示信息的情况下,复位信号生成电路(312)将复位信号RST输出到接口电路(110)。

    多条串行字节线的自动重新对齐

    公开(公告)号:CN1836414A

    公开(公告)日:2006-09-20

    申请号:CN200480023244.6

    申请日:2004-08-10

    IPC分类号: H04L25/14 H04L7/04

    摘要: 本发明包括一种数据通信装置(100),其具有适合将并行数据字(102)转换成多个串行数据流(122、124、126、128)的发送模块,该发送模块被配置成多个组,每个组包括一条数据-传输线路(122、124、126、128)。一种接收模块(200)适合收集在该多条数据-传输线路(122、124、126、128)上从该发送模块(100)传输来的数据。该接收模块(200)检测频率补偿代码并且随即提供代码-检测到信号,用于将该数据对齐回并行字并减少由偏移导致的重-调整和配置序列。该接收模块(200)可以连续地检查组间的对齐情况并自主地纠正该多个数据组之间的对齐情况。

    转换 m -比特信息字序列为被调制信号的方法,制造记录载体的方法,编码设备,译码设备,记录设备,读出设备,信号,以及记录载体

    公开(公告)号:CN1722283A

    公开(公告)日:2006-01-18

    申请号:CN200310102653.2

    申请日:1995-02-01

    IPC分类号: G11B20/14 H03M5/14 H03M7/20

    摘要: 转换m-bit信息字序列(1)到被调制信号(7)的方法。对序列的每个信息字,n-bit的码字(4)被传递。被传递的码字(4)被转换成被调制信号(7)。码字(4)至少在第一类型的一个组(G11,G12)和第二类型的一个组(G2)上分布。为了进行第一类型的组(G11,G12)的每个码字的传递,相关组建立第一类编码状态(S1,S4)。当属于第二类型组(G2)的每个码字(4)被传递时,由属于被传递码字的信息字所确定的第二类编码状态(S2,S3)被建立。当码字(4)之一被指派给接收到的信息字(1)时,这个码字是从取决于编码状态(S1,S2,S3,S4)的码字集(V1,V2,V3,V4)中选择。属于第二类编码状态(S1,S2)的码字集(V2,V3)是反意集。在这种编码方法中,可由序列中码字确立的唯一性比特组合数被扩大。藉助于这样的方法,即首先转换被调制信号(7)到码字序列(4),而后取决于要被转换的码字并取决于位于相对于码字的预定位置的比特串的比特的逻辑值,指派信息字(1)给每个来自序列的码字,可把这样得到的被调制信号(7)再转换为信息字(4)。此外还公开了记录设备和读出设备。