-
公开(公告)号:CN104283746B
公开(公告)日:2017-07-28
申请号:CN201410503968.6
申请日:2014-09-26
IPC分类号: H04L12/28
摘要: 本发明提出了一种使用FPGA实现数字化变电站三网合一的系统,包括:FPGA、网络适配卡及配置处理器,配置处理器用于对FPGA的寄存器进行设置,以设置FPGA所需要识别的报文特征;FPGA用于对接收的以太网报文进行识别,以判断该以太网报文属于何种数据,并将其发送至对应的目标处理器进行处理;所述FPGA还用于接收经过目标处理器处理之后的报文并对其中的变电站事件报文及制造报文规范报文进行优先级排序,以确保变电站事件报文优先于制造报文规范报文通过网络适配卡被发送至交换机。本发明还提供了一种使用FPGA实现数字化变电站三网合一的方法。上述系统及方法简化了网络结构,显著降低了数字化变电站的建设成本和运行维护的复杂度。
-
公开(公告)号:CN106961396A
公开(公告)日:2017-07-18
申请号:CN201710170130.3
申请日:2017-03-21
IPC分类号: H04L12/861
CPC分类号: H04L49/9005 , H04L49/9021 , H04L49/9068
摘要: 本发明涉及基于FPGA片内缓存实现SV报文处理的方法和装置。所述方法包括:接收订阅的SV报文帧,SV报文帧的ASDU数据集对应若干模拟量通道;对所述模拟量通道进行选择,解析被选取模拟量通道传输的报文信息,缓存至FPGA的第一级数据缓冲区;对第一级数据缓冲区的采样值数据进行低通滤波处理,将低通滤波处理后的采样值数据缓存至FPGA的第二级数据缓冲区;从所述第二级数据缓冲区各模拟量通道的缓存点中提取采样值数据,进行插值同步处理,缓存至FPGA的第三级数据缓冲区;将所述第三级数据缓冲区的采样值数据发送至处理器。本发明能够在简化整体系统设计的同时大幅提高数字化变电站装置的SV数据接入能力。
-
公开(公告)号:CN106950448A
公开(公告)日:2017-07-14
申请号:CN201710221118.0
申请日:2017-04-06
摘要: 本发明涉及继电保护装置的寿命检测装置及方法,所述继电保护装置的寿命检测装置以继电保护装置中影响寿命最大的电解电容作为剩余寿命检测估算的参考,将电解电容的温度、电压波纹以及上电次数作为主要的计算因子,能够准确地计算继电保护装置中电解电容的剩余寿命,从而估算获得继电保护装置的剩余寿命。本发明实施例提供的继电保护装置的寿命检测装置,在估算继电保护装置的剩余寿命时不会对电网运行造成任何影响,不会影响正常供电,同时方便操作人员判断何时更换继电保护装置中的部件。
-
公开(公告)号:CN104468045A
公开(公告)日:2015-03-25
申请号:CN201410763731.1
申请日:2014-12-11
IPC分类号: H04L1/00
CPC分类号: H04L1/0009 , H04L1/0005
摘要: 本发明提出了一种在智能变电站的数字化采样过程中对于SV采样数据坏点的修复方法,该方法应用于智能变电站过程层设备的数据处理:可以利用时间异常数据点或丢失数据点周围的数据点进行补充,或直接标记形成无效数据帧,达到重新采样的目的,包括了SV数据点抖动过大的时间修正、丢失1个数据点的修正、连续丢失2个数据点的修正、连续丢失3个数据点的修正、连续丢失4个数据点的修正。本发明提升继电保护装置对SV原始采样数据进行重新采样后数据的精确性和重新采样时的容错性。
-
公开(公告)号:CN106849024B
公开(公告)日:2018-11-30
申请号:CN201710143040.5
申请日:2017-03-10
IPC分类号: H02H7/22
摘要: 本发明涉及基于FPGA实现继电保护装置SV订阅功能的方法和装置。所述方法包括:将数字化继电保护装置的原始CID文件转换为.ini文件,从所述.ini文件中提取SV订阅相关字段信息;将所述SV订阅相关字段信息转换为对应的bin配置文件,所述bin配置文件能够被所述数字化继电保护装置的FPGA芯片识别;在所述数字化继电保护装置上电之后,下载所述bin配置文件到所述FPGA芯片;通过所述FPGA芯片的配置解析逻辑对所述bin配置文件进行解析,得到实现SV订阅功能所需的模型信息,使得所述FPGA芯片根据所述模型信息实现SV订阅功能。本发明方案能够节省FPGA片内资源,并且有利于简化实现SV订阅功能所需的模型信息的解析过程。
-
公开(公告)号:CN104503782B
公开(公告)日:2017-07-28
申请号:CN201410752501.5
申请日:2014-12-11
IPC分类号: G06F9/445
摘要: 本发明公开了一种就地化继电保护装置远程软件升级的方法,包括:远程终端读取版本信息,操作者决定是否进行远程升级;如果需要升级,则操作者依靠远程终端将需要升级的程序、命令通过以太网传输给SOC芯片中的CPU0;CPU0接收到软件升级命令和程序后,将其存放于RAM中缓存,并校验升级程序、命令的有效性;CPU0将升级软件写入到FLASH内的升级区域,并更新BOOT内的跳转地址表;CPU0收到重启命令后,重启软件,并加载升级后的程序给整个SOC芯片。本发明使程序管理更加具有可操作性、可靠性、稳定性以及程序版本的可维护性,满足了就地化继电保护装置远程在线升级系统的要求,并且提高了程序版本维护的便捷性。
-
公开(公告)号:CN106850665A
公开(公告)日:2017-06-13
申请号:CN201710115848.2
申请日:2017-02-28
CPC分类号: H04L69/26 , H04L7/0079 , H04L69/03
摘要: 本发明涉及一种精确时间协议报文冗余路径标识方法,其方法包括:获取目标精确时间协议报文中的源时钟标识所包含的端口号,所述端口号长度为2字节;修改所述2字节中的高字节,修改后的所述高字节用于标识所述目标精确时间协议报文的冗余路径信息,不同的冗余路径对应的修改后的所述高字节不同,在所述字节修改单元修改所述高字节之后,重新计算并更新修改后的所述目标精确时间协议报文的CRC校验值。采用本发明方案,可以实现在精确时间协议报文通过并行冗余网络之后能够被正确识别冗余路径,且实现简单、兼容性强、可靠性高。
-
公开(公告)号:CN104319878B
公开(公告)日:2016-06-29
申请号:CN201410501183.5
申请日:2014-09-26
IPC分类号: H02J13/00 , G05B19/042
CPC分类号: Y02E60/7838 , Y04S40/124
摘要: 本发明公开了一种芯片化数字化继电保护系统,包括SOC芯片内的保护功能的Cortex-A9处理器、管理功能的Cortex-A9处理器、可编程逻辑器件阵列FPGA、AMBA AXI总线、高速缓冲存储器Cache和片内静态随机存储器SRAM,其中双核Cortex-A9处理器分别通过AMBA AXI总线、高速缓冲存储器Cache和片内静态随机存储器SRAM与可编程逻辑器件阵列FPGA相连,FPGA有SV/GOOSE/MMS合一光纤接口和调试光口。本发明采用FPGA加双核ARM架构的高性能SOC芯片实现芯片化数字化继电保护装置,简化了原来复杂的多芯片硬件架构,提高了数字化继电保护装置的可靠性、稳定性。
-
公开(公告)号:CN104319878A
公开(公告)日:2015-01-28
申请号:CN201410501183.5
申请日:2014-09-26
IPC分类号: H02J13/00 , G05B19/042
CPC分类号: Y02E60/7838 , Y04S40/124
摘要: 本发明公开了一种芯片化数字化继电保护系统,包括SOC芯片内的保护功能的Cortex-A9处理器、管理功能的Cortex-A9处理器、可编程逻辑器件阵列FPGA、AMBAAXI总线、高速缓冲存储器Cache和片内静态随机存储器SRAM,其中双核Cortex-A9处理器分别通过AMBAAXI总线、高速缓冲存储器Cache和片内静态随机存储器SRAM与可编程逻辑器件阵列FPGA相连,FPGA有SV/GOOSE/MMS合一光纤接口和调试光口。本发明采用FPGA加双核ARM架构的高性能SOC芯片实现芯片化数字化继电保护装置,简化了原来复杂的多芯片硬件架构,提高了数字化继电保护装置的可靠性、稳定性。
-
公开(公告)号:CN104283746A
公开(公告)日:2015-01-14
申请号:CN201410503968.6
申请日:2014-09-26
IPC分类号: H04L12/28
摘要: 本发明提出了一种使用FPGA实现数字化变电站三网合一的系统,包括:FPGA、网络适配卡及配置处理器,配置处理器用于对FPGA的寄存器进行设置,以设置FPGA所需要识别的报文特征;FPGA用于对接收的以太网报文进行识别,以判断该以太网报文属于何种数据,并将其发送至对应的目标处理器进行处理;所述FPGA还用于接收经过目标处理器处理之后的报文并对其中的变电站事件报文及制造报文规范报文进行优先级排序,以确保变电站事件报文优先于制造报文规范报文通过网络适配卡被发送至交换机。本发明还提供了一种使用FPGA实现数字化变电站三网合一的方法。上述系统及方法简化了网络结构,显著降低了数字化变电站的建设成本和运行维护的复杂度。
-
-
-
-
-
-
-
-
-