一种基于锁相及移相校准合并单元测试仪时钟误差的装置

    公开(公告)号:CN207010649U

    公开(公告)日:2018-02-13

    申请号:CN201720928151.2

    申请日:2017-07-27

    IPC分类号: H03L7/083 H03L7/24

    摘要: 本实用新型提供一种基于锁相及移相校准合并单元测试仪时钟误差的装置,所述装置包括:标准时钟;第一时钟转换单元,其用于将输入的标准时钟信号转换成秒脉冲PPS信号;第二时钟转换单元,其用于将待测合并单元测试仪时钟输出模块输出的时钟信号转换成待检测光PPS信号或者电PPS信号;锁相时钟,其使用高频时钟跟踪输入的PPS信号并锁相在PPS信号的上升沿;时钟偏移单元,其用于设定额外时钟偏移,并输出时钟偏移值;第三时钟转换单元,其用于将时钟偏移单元输出的时钟偏移值转换为IRIG_B码或者PPS信号,并将转换后的信号传输至待测合并单元测试仪的时钟输入模块;显示单元,其用于显示锁相时钟锁相以及时钟偏移单元进行偏移后的秒脉冲信号。(ESM)同样的发明创造已同日申请发明专利