一种适用LVDS接收级的冷备份和失效保护电路

    公开(公告)号:CN113872588A

    公开(公告)日:2021-12-31

    申请号:CN202111012408.7

    申请日:2021-08-31

    IPC分类号: H03K19/0185

    摘要: 本发明涉及一种适用LVDS接收级的冷备份和失效保护电路,该电路包括浮阱结构电路、Failsafe电路和上电偏置电路。浮阱结构电路在电源正常上电时,对N阱进行充电,N阱被充电至电源电压,保证Failsafe电路正常工作;在电源掉电或者浮空条件下,切断LVDS输入端与电源的寄生通道,实现冷备份功能;Failsafe电路在端口浮空条件下,将LVDS的P端拉升至电源电位,N端拉低至地端电位,保证输出为稳态高电平;上电偏置电路在电源上电时提供偏置电压,保证浮阱结构电路正常工作。本发明电路在满足失效保护功能的同时,在电源掉电或者浮空条件下,可以切断从端口到电源的通路,满足冷备份需求。

    一种适用LVDS接收级的冷备份和失效保护电路

    公开(公告)号:CN113872588B

    公开(公告)日:2024-05-28

    申请号:CN202111012408.7

    申请日:2021-08-31

    IPC分类号: H03K19/0185

    摘要: 本发明涉及一种适用LVDS接收级的冷备份和失效保护电路,该电路包括浮阱结构电路、Failsafe电路和上电偏置电路。浮阱结构电路在电源正常上电时,对N阱进行充电,N阱被充电至电源电压,保证Failsafe电路正常工作;在电源掉电或者浮空条件下,切断LVDS输入端与电源的寄生通道,实现冷备份功能;Failsafe电路在端口浮空条件下,将LVDS的P端拉升至电源电位,N端拉低至地端电位,保证输出为稳态高电平;上电偏置电路在电源上电时提供偏置电压,保证浮阱结构电路正常工作。本发明电路在满足失效保护功能的同时,在电源掉电或者浮空条件下,可以切断从端口到电源的通路,满足冷备份需求。

    JESD204B控制器的FPGA验证方法

    公开(公告)号:CN109815099B

    公开(公告)日:2022-08-05

    申请号:CN201811625181.1

    申请日:2018-12-28

    IPC分类号: G06F11/34

    摘要: 本发明涉及一种JESD204B控制器验证方法,包括步骤:(1‑1)、建立从待验证JESD204B控制器发送端到基准接收模块的发送验证链路;(1‑2)、建立从基准发送模块到待验证JESD204B控制器接收端的接收验证链路;(1‑3)、进行链路层验证,验证待验证JESD204B控制器的链路码组同步、初始化通道对齐功能是否正确;(1‑4)、进行传输层验证,验证待验证JESD204B控制器链路配置数据是否与JESD204B协议一致、采样数据与帧数据的映射功能是否正确;(2‑1)、待逻辑功能仿真验证通过后,将待验证的JESD204B控制器发送端和接收端代码下载到发送验证系统对应的FPGA中,完成板级实测验证。本发明结合仿真和上板调试模拟JESD204B控制器应用条件,提高JESD204B控制器验证的完备性和准确性。

    一种CMOS工艺激光驱动电路

    公开(公告)号:CN109818257B

    公开(公告)日:2020-09-11

    申请号:CN201811581648.7

    申请日:2018-12-24

    IPC分类号: H01S5/042

    摘要: 本发明公开了一种CMOS工艺激光驱动电路,包括输入电流模逻辑(CML)电路、内嵌低电压差线性稳压器电路、负反馈钳位电路、共模反馈电路。该结构差分数字电压信号转化为开关电流信号,用于驱动激光二极管;同时接收外部设置的参考电流信号,采用负反馈的原理,调节外部输入的差分数字电压信号的电平,进而调节开关电流信号的大小,使之与参考电流信号成正比。本发明用于CMOS工艺的激光二极管驱动器电路中,其特点是通过电阻将输出电流和设置电流转化为电压形式,比较电压的大小,并通过共模反馈电路驱动输出电流管的输出电流,来达到设定的电流大小;在确保输出电流能力的同时,提高了CMOS工艺下激光驱动器的工作速率。

    一种CMOS工艺激光驱动电路

    公开(公告)号:CN109818257A

    公开(公告)日:2019-05-28

    申请号:CN201811581648.7

    申请日:2018-12-24

    IPC分类号: H01S5/042

    摘要: 本发明公开了一种CMOS工艺激光驱动电路,包括输入电流模逻辑(CML)电路、内嵌低电压差线性稳压器电路、负反馈钳位电路、共模反馈电路。该结构差分数字电压信号转化为开关电流信号,用于驱动激光二极管;同时接收外部设置的参考电流信号,采用负反馈的原理,调节外部输入的差分数字电压信号的电平,进而调节开关电流信号的大小,使之与参考电流信号成正比。本发明用于CMOS工艺的激光二极管驱动器电路中,其特点是通过电阻将输出电流和设置电流转化为电压形式,比较电压的大小,并通过共模反馈电路驱动输出电流管的输出电流,来达到设定的电流大小;在确保输出电流能力的同时,提高了CMOS工艺下激光驱动器的工作速率。

    一种使能控制的具有热滞回功能的过温保护电路

    公开(公告)号:CN114221297A

    公开(公告)日:2022-03-22

    申请号:CN202111435849.8

    申请日:2021-11-29

    IPC分类号: H02H5/04

    摘要: 本发明公开了一种使能控制的具有热滞回功能的过温保护电路,本发明电路包括启动电路、温度监测电路和输出级电路,采用使能信号控制电路的开启与关闭。启动电路用于使电路摆脱简并偏置点,温度监测电路监控芯片的温度,温度监测电路的输出与输出级电路连接,输出级电路输出过温控制信号,当芯片温度上升到过温开启阈值点时,过温控制信号发生跳变,控制芯片不再工作,从而使得芯片降温,同时,本发明电路还具有热滞回功能,当芯片温度下降到过温关断阈值点时,芯片重新正常工作,此外,本发明在温度监测电路中设计了电压反馈结构,防止过温控制信号跳变时发生热振荡现象,同时为电路产生了热滞回区间。

    一种单粒子加固7相时钟产生电路

    公开(公告)号:CN112671374A

    公开(公告)日:2021-04-16

    申请号:CN202011549832.0

    申请日:2020-12-24

    IPC分类号: H03K3/02 H03K5/22

    摘要: 本发明公开了一种单粒子加固7相时钟产生电路,包括:环形移位寄存器、复位检测器和门控缓冲器;环形移位寄存器,用于产生7相时钟信号;门控缓冲器,用于对7相时钟信号进行去毛刺处理后输出,以实现对多相时钟长布线的驱动;复位检测器,用于在出现单粒子效应时,抑制单粒子效应下环形移位寄存器产生的时钟信号异常。本发明通过带有置位、复位功能的触发器级联组成环形移位寄存器架构实现7相时钟输出,同时通过错误检测复位逻辑实现单粒子加固,避免环路受单粒子影响进入非正常循环状态;结构实现简单,附加抖动小,且扩展性强,可通过增加环路中级联触发器数量获得N相时钟输出。