一种3D堆叠器件、芯片及通信方法

    公开(公告)号:CN105393353B

    公开(公告)日:2018-06-15

    申请号:CN201480038640.X

    申请日:2014-06-30

    CPC classification number: H01L25/00 H01L2924/0002 H01L2924/00

    Abstract: 本发明实施例提供了一种3D堆叠器件,包括:第一基板,用于承载计算单元;第二基板,用于承载存储单元;第一天线阵列,位于第一基板上,与计算单元电连接,且指向第二基板,用于发射计算单元输出的数据和/或接收第二天线阵列发射的数据;第二天线阵列,位于第二基板上,与存储单元电连接,且指向第一基板,用于接收第一天线阵列发射的数据和/或接收存储单元输出的数据;调节单元,用于调节第一天线阵列和/或第二天线阵列中的天线的传输参数,以确保计算单元中的内核与存储单元中的存储子单元之间完成数据传输,本发明实施例还提供了一种芯片及通信方法,采用本发明,可提升芯片内部的传输带宽,且传输通路可根据应用需求进行动态分配。

    一种磁性存储轨道的制备方法、设备和磁性存储轨道

    公开(公告)号:CN104425707B

    公开(公告)日:2017-11-17

    申请号:CN201310382143.9

    申请日:2013-08-28

    CPC classification number: H01L43/12 H01L43/02

    Abstract: 本发明实施例公开了一种磁性存储轨道的制备方法,包括:通过刻蚀工艺在硅体上刻蚀出H个第一凹形空间,所述H为大于1的整数;在所述H个第一凹形空间中沉积一层磁性材料,并在沉积所述磁性材料后的第一凹形空间中填满硅材料,以构造硅与磁性材料的组合体;将所述组合体第一面所裸露的磁性材料刻蚀掉或者氧化为绝缘体,以得H个U形磁性存储轨道,其中,所述第一面为所述组合体包括的所述第一凹形空间的开口所在的面。相应地,本发明实施例还提供磁性存储轨道的制备设备和磁性存储轨道。本发明实施例可以提高制造磁性存储轨道的效率。

    一种存储单元、存储器及存储单元控制方法

    公开(公告)号:CN104575581A

    公开(公告)日:2015-04-29

    申请号:CN201310496697.1

    申请日:2013-10-21

    Abstract: 本发明实施例提供一种存储单元、存储器及存储单元控制方法,用于提高存储密度和降低功耗。其中,一种存储单元包括:U型磁性轨道,第一驱动电路,第二驱动电路,第一驱动端口和第二驱动端口;U型磁性轨道包括第一端口,第二端口,第一存储区域和第二存储区域;第一驱动电路用于驱动第一存储区域,第二驱动电路用于驱动第二存储区域;通过对第一端口、第二端口、第一驱动端口和第二驱动端口的输入电压的控制以及第一驱动电路的驱动,第一存储区域内产生电流脉冲,并驱动第一存储区域内的磁畴移动;通过对第一端口、第二端口、第一驱动端口和第二驱动端口的输入电压的控制以及第二驱动电路的驱动,第二存储区域内产生电流脉冲,并驱动第二存储区域内的磁畴移动。

    具有光接口的内存系统的配置方法及内存系统

    公开(公告)号:CN107003808B

    公开(公告)日:2019-11-22

    申请号:CN201480083604.5

    申请日:2014-11-28

    Abstract: 本发明实施例公开了一种具有光接口的内存系统的配置方法,包括:获取应用对具有光接口的内存系统的访问的局部性参数;根据局部性参数,确定应用对具有光接口的内存系统的访问,由第一具有光接口的内存设备和第二具有光接口的内存设备同步响应,或由第一具有光接口的内存设备、第二具有光接口的内存设备之一响应;向第一具有光接口的内存设备发送第一配置消息,向第二具有光接口的内存设备发送第二配置消息。该配置方法使得具有光接口的内存系统能够根据应用的访问的特性,合理地配置其资源。

    一种信号传输节点、系统及方法

    公开(公告)号:CN105393498B

    公开(公告)日:2018-12-25

    申请号:CN201480036995.5

    申请日:2014-06-20

    Abstract: 一种信号传输节点、系统及方法,方法包括:信号接收单元,信号判断单元,信号再生单元,信号合成单元,信号发送单元;所述信号接收单元用于接收非本地的信号传输节点发送的待定信号;所述信号判断单元对所述待定信号进行信号类型的判定,若所述待定信号为本源信号,则所述信号合成单元将所述本源信号以及所述本源信号对应的非本源信号进行信号合成,若所述待定信号为非本源信号,则所述信号合成单元将所述非本源信号以及所述非本源信号对应的本源信号进行信号合成,若所述待定信号为干扰信号,则所述信号再生单元对所述干扰信号进行信号放大,再由所述信号发送单元将所述信号放大后的干扰信号发送给所述干扰信号对应的目的节点。

    具有光接口的内存系统的配置方法及内存系统

    公开(公告)号:CN107003808A

    公开(公告)日:2017-08-01

    申请号:CN201480083604.5

    申请日:2014-11-28

    CPC classification number: G06F3/06 G06F12/02 G06F13/14

    Abstract: 本发明实施例公开了一种具有光接口的内存系统的配置方法,包括:获取应用对具有光接口的内存系统的访问的局部性参数;根据局部性参数,确定应用对具有光接口的内存系统的访问,由第一具有光接口的内存设备和第二具有光接口的内存设备同步响应,或由第一具有光接口的内存设备、第二具有光接口的内存设备之一响应;向第一具有光接口的内存设备发送第一配置消息,向第二具有光接口的内存设备发送第二配置消息。该配置方法使得具有光接口的内存系统能够根据应用的访问的特性,合理地配置其资源。

    用于非一致性内存访问的数据预取方法和装置

    公开(公告)号:CN102508638B

    公开(公告)日:2014-09-17

    申请号:CN201110296544.3

    申请日:2011-09-27

    CPC classification number: G06F12/0862

    Abstract: 本发明实施例提供用于非一致性内存访问的数据预取方法和装置,以提高NUMA架构下文件预取的可靠性和准确率。本发明实施例提供一种用于非一致性内存访问的数据预取方法,所述方法包括:根据表征非一致性内存访问NUMA系统中磁盘负载的参数和进程所在节点的空闲预取缓冲区容量,获取数据预取量参数因子r;求取前一次预取窗口的大小Rprev_size、预取量最大倍增倍数Tscale以及所述数据预取量参数因子r三者的乘积Ssize;比较设定的最大预取量MAXreadahead和所述Ssize的大小,以所述MAXreadahead和所述Ssize中的较小值作为本次预取窗口的大小去预取数据。本发明提供的方法综合考虑了磁盘I/O负载和节点内存剩余大小等影响系统性能的因素,有利于隐藏数据I/O和节省系统资源。

    一种应用程序cache分配方法及装置

    公开(公告)号:CN102521150A

    公开(公告)日:2012-06-27

    申请号:CN201110384780.0

    申请日:2011-11-28

    Abstract: 本发明公开了一种应用程序高速缓存的分配方法,包括:采集应用程序在高速缓存cache大小不同情况下的cache失效率,并根据cache失效率计算出分配给该应用程序的cache空间大小数值;在本地建立高速缓存分配库,所述高速缓存分配库包括各个应用程序的标识和对应的cache空间大小数值;当有应用程序需要被执行时,获取所述应用程序的标识;根据所述应用程序的标识从所述高速缓存分配库中获取与标识对应的cache空间大小数值;为所述应用程序对应的进程分配与所述大小数值相等大小的cache。本发明能够有效地降低cache失效率,提高系统的性能。

Patent Agency Ranking