-
公开(公告)号:CN100418159C
公开(公告)日:2008-09-10
申请号:CN200410005218.2
申请日:2004-02-17
Applicant: 海力士半导体有限公司
IPC: G11C11/407 , G11C7/00
CPC classification number: G11C7/1087 , G11C7/1078 , G11C7/1093 , G11C2207/107
Abstract: 本发明揭示一种同步半导体存储器装置的数据输入单元,其包括:用于在一欲输入的数据选通信号DQS的上升边沿和下降边沿产生一上升边沿信号和一下降边沿信号的部件;用于每当产生两个下降边沿信号时产生一第一下降边沿信号的部件;一数据转换部件,用于将输入数据分配成四个数据,并且响应该上升边沿信号及该下降边沿信号,锁存这些四个分配的数据,并且接着响应该第二下降边沿信号再次锁存该第四个分配的数据;以及一全局输入/输出信号发生器,用于响应一选通时钟脉冲,将数据从该数据转换部件传输至一全局输入/输出线。
-
公开(公告)号:CN1797606B
公开(公告)日:2011-04-27
申请号:CN200510103344.6
申请日:2005-09-16
Applicant: 海力士半导体有限公司
IPC: G11C11/407 , G11C11/409
CPC classification number: G11C29/023 , G11C7/22 , G11C7/222 , G11C11/4076 , G11C29/02 , G11C29/50012
Abstract: 本发明涉及用于控制同步半导体器件中的等待时间的装置和方法。其中用于控制同步半导体器件中的等待时间的装置,包括:第一计数块,计数第一时钟信号的循环以由此产生第一二进制码;延迟块,用于将第一时钟信号延迟预定延迟量以产生第二时钟信号;第二计数块,计数第二时钟信号的循环以由此产生第二二进制码;以及码比较块,用于响应于命令而存储所述第二二进制码,并比较所述第一二进制码与所述第二二进制码,以由此产生等待时间控制信号。根据本发明的等待时间控制单元改善了同步半导体器件的等待时间控制;并且特别通过减小延迟而较快地产生等待时间控制信号。因此,通过使用根据本发明的等待时间控制单元,同步半导体器件可提高操作速度。
-
公开(公告)号:CN1797606A
公开(公告)日:2006-07-05
申请号:CN200510103344.6
申请日:2005-09-16
Applicant: 海力士半导体有限公司
IPC: G11C11/407 , G11C11/409
CPC classification number: G11C29/023 , G11C7/22 , G11C7/222 , G11C11/4076 , G11C29/02 , G11C29/50012
Abstract: 一种用于控制同步半导体器件中的等待时间的装置,包括:第一计数块,计数第一时钟信号的循环以由此产生第一二进制码;第二计数块,计数第二时钟信号的循环以由此产生第二二进制码,其中所述第二时钟信号通过将所述第一时钟信号延迟预定延迟量而获得;以及码比较块,用于响应于命令而存储所述第二二进制码,并比较所述第一二进制码与所述第二二进制码,以由此产生等待时间控制信号。
-
公开(公告)号:CN1542852A
公开(公告)日:2004-11-03
申请号:CN200410005218.2
申请日:2004-02-17
Applicant: 海力士半导体有限公司
IPC: G11C11/407 , G11C7/00
CPC classification number: G11C7/1087 , G11C7/1078 , G11C7/1093 , G11C2207/107
Abstract: 本发明揭示一种同步半导体存储器装置的数据输入单元,其包括:用于在一欲输入的数据选通信号DQS的上升边沿和下降边沿产生一上升边沿信号和一下降边沿信号的部件;用于每当产生两个下降边沿信号时产生一第一下降边沿信号的部件;一数据转换部件,用于将输入数据分配成四个数据,并且响应该上升边沿信号及该下降边沿信号,锁存这些四个分配的数据,并且接着响应该第二下降边沿信号再次锁存该第四个分配的数据;以及一全局输入/输出信号发生器,用于响应一选通时钟脉冲,将数据从该数据转换部件传输至一全局输入/输出线。