一种两步多相时钟时间数字转换器的校正电路及校正方法

    公开(公告)号:CN117055321A

    公开(公告)日:2023-11-14

    申请号:CN202311198911.5

    申请日:2023-09-15

    IPC分类号: G04F10/00

    摘要: 本发明公开了一种两步多相时钟时间数字转换器的校正电路及校正方法,校正电路包括选择模块和校正模块;选择模块基于细量化信号翻转边沿所处的主时钟电平状态选择对应的正确时钟信号,选择模块将正确时钟信号输入校正模块;校正模块接收正确时钟信号进行校正并产生两组数字校准控制码,利用数字校准控制码对粗量化模块的粗量化计数值进行校正操作,校正操作包括:对粗量化计数值进行保持、加一、加二、减一或减二操作。本发明的校正方法基于上述校正电路。本发明解决了现有技术中D触发器的亚稳态和传输延时失配引起的误差,实现了D触发器的亚稳态误差和传输延时失配误差的校正。

    一种两步时间数字转换器的校准电路

    公开(公告)号:CN117215169A

    公开(公告)日:2023-12-12

    申请号:CN202311142992.7

    申请日:2023-09-04

    IPC分类号: G04F10/00

    摘要: 本发明公开了一种两步时间数字转换器的校准电路,包括源信号模块,用于基于两步时间数字转换器的粗量化信号和主时钟信号生成第一时序信号,并根据第一时钟信号生成第二时钟信号;第一级校正模块,包括两个校正电路;其中,第一路校正电路基于第一时钟信号和第一时序信号进行初步校正,输出第一初步校正信号;第二路校正电路基于第二时钟信号和第一时序信号进行初步校正,输出第二初步校正信号;第二级校正模块,用于对第一初步校正信号和第二初步校正信号进行二次校正,输出两组校准数字控制码,以便于利用校准数字控制码对粗量化计数值进行校正操作。该电路有效解决了传输延时失配和传统粗量化模块重复计数引起的误差,提升了转换精度。