先进工艺CMOS集成电路多层互连的热等效电路简化方法

    公开(公告)号:CN117787192A

    公开(公告)日:2024-03-29

    申请号:CN202311829583.4

    申请日:2023-12-27

    IPC分类号: G06F30/394 G06F30/398

    摘要: 本发明涉及一种先进工艺CMOS集成电路多层互连的热等效电路简化方法,通过绘制先进工艺CMOS集成电路多层互连三维模型的结构剖面图;根据内部热流传递规律绘制初步简化的热流传递示意图,再绘制初步简化热等效电路;对结构进行热仿真和结果可视化处理;结合可视化热仿真结果与传热学原理对初步简化的热流传递示意图进行分析和再次简化得到结构的热流传递简化图;根据该热流传递简化图对结构的初步简化的热等效电路分析和再次简化,并根据热仿真结果验证和优化得到最终的热等效电路。本发明能够将与集成电路与相关的复杂热传导问题转化为电学问题,极大程度地提高工程中解决先进工艺CMOS集成电路多层互连结构的热学问题的效率。

    一种基于环形放大器的MDAC

    公开(公告)号:CN114389615B

    公开(公告)日:2024-03-29

    申请号:CN202111517920.7

    申请日:2021-12-13

    IPC分类号: H03M1/12

    摘要: 本发明公开了一种基于环形放大器的MDAC,该MDAC呈上下对称的伪差分结构,本实施例的环形放大器没有内部极点,相比传统多级米勒补偿运放,在实现相同带宽下所用功耗更低,即能效更高;并且本发明的环形放大器在第三级引入增益补偿MOS管,在输出电压接近电源轨时,增益补偿MOS管形成的正反馈机制会补偿输出电压接近电源轨时的增益下降,从而得到一个范围更大更平坦的开环增益与输出电压的曲线,相比传统运放,在相同的线性度指标下,本实施例的环形放大器的输出摆幅更大。同时本发明的环形放大器在电源轨之间堆叠的MOS管最多是三个,适用于低压的先进工艺。

    一种应用于图像传感器的斜坡发生器

    公开(公告)号:CN117081549A

    公开(公告)日:2023-11-17

    申请号:CN202311055186.6

    申请日:2023-08-21

    IPC分类号: H03K4/50 H03K6/04 H04N25/766

    摘要: 本发明公开了一种应用于图像传感器的斜坡发生器,该斜坡发生器包括带隙基准电压源、电压‑电流转换电路和开关电容阵列;开关电容阵列包括充电电容阵列和非充电电容阵列,充电电容阵列和非充电电容阵列相连;带隙基准电压源的输出端与电压‑电流转换电路的输入端连接,电压‑电流转换电路的输出端与充电电容阵列连接,充电电容阵列和非充电电容阵列的输出端输出同一斜坡信号。本发明的斜坡发生器能够获得一个稳定的斜率精准度高的斜坡信号,应用于不同位数的模数转换器中,拓展斜坡发生器的应用范围。

    一种应用于DC/DC转换器的自适应导通时间产生电路

    公开(公告)号:CN117040249A

    公开(公告)日:2023-11-10

    申请号:CN202310967228.7

    申请日:2023-07-31

    IPC分类号: H02M1/08 H02M1/088 H02M3/158

    摘要: 本发明公开了一种应用于DC/DC转换器的自适应导通时间产生电路,该电路包括输入电压转换模块、SW电压转换模块、电压比较模块、电容C1以及开关管MQ。自适应导通时间产生电路的主要作用是根据输入输出电压的值,产生控制功率管导通时间的信号,以保证DC/DC转换器在正常工作时,开关频率不受到输入输出电压变化的影响。输入电压Vin经过输入电压转换模块转换为电流为电容C1充电,SW电压Vsw经过SW电压转换模块转换为一固定电压,两个电压通过电压比较模块进行比较得到控制DC/DC转换器中功率管开关的信号。

    一种用于SAR ADC中split开关时序的电容失配自校准方法

    公开(公告)号:CN116938240A

    公开(公告)日:2023-10-24

    申请号:CN202310671704.0

    申请日:2023-06-07

    IPC分类号: H03M1/10 H03M1/46

    摘要: 本发明公开了一种用于SAR ADC中split开关时序的电容失配自校准方法,包括:设定校准起始位;在校准采样阶段:将待校准电容CL(q+1)p的下极板由电源电压切换至接地端,待校准电容CL(q+1)ns的下极板由接地端切换至电源电压,并获取电容上极板的电压变化量;校准量化阶段:由最低位电容到第q位电容组成的校准子DAC进行量化得到数字码,并根据数字码得到当前待校准电容的校准值;依次校准第二电容阵列和第四电容阵列中的电容,当第二电容阵列和第四电容阵列中的电容均校准完后,计算实际级间增益并根据实际级间增益校准第一电容阵列和第三电容阵列中的电容;计算并存储级间增益误差和校准系数。

    一种用于UWB系统的高速采样缓冲器电路

    公开(公告)号:CN114499525A

    公开(公告)日:2022-05-13

    申请号:CN202111566914.0

    申请日:2021-12-20

    IPC分类号: H03M1/12

    摘要: 本发明公开了一种用于UWB系统的高速采样缓冲器电路,包括驱动模块、栅压自举开关模块和采样模块,其中,驱动模块用于输入待采样差分信号并降低待采样差分信号的输出阻抗,以提高后续对栅压自举开关模块和采样模块的驱动能力;栅压自举开关模块用于控制采样开关的打开和闭合,控制采样开关的栅压变化跟踪在驱动模块的输出差分信号的变化并使采样开关的栅源电压在输出差分信号变化的过程中保持恒定;采样模块用于在采样开关打开时对待采样差分信号进行采样,以获得采样信号。该缓冲器电路由驱动模块、栅压自举开关模块和采样模块,驱动模块由高线性度的共漏极放大器构成,提高了采样电路的线性度,采样模块与驱动模块采用电荷翻转型结构实现采样。

    一种4-8通道高速CMOS驱动芯片
    7.
    发明公开

    公开(公告)号:CN114095014A

    公开(公告)日:2022-02-25

    申请号:CN202111194282.X

    申请日:2021-10-13

    摘要: 本发明公开了一种4‑8通道高速CMOS驱动芯片,包括:单通道驱动电路、保护电路和输出电路,单通道驱动电路用于将输入的数字信号转换为第一预设电压,保护电路用于在过温或过流时关断CMOS驱动芯片,输出电路用于提高CMOS驱动芯片的输出电压范围;单通道驱动电路中,三态控制模块用于控制输出电路切换不同工作模式,电源电压检测模块用于在检测到第一预设电压VS‑从零开始减小至预设阈值时,控制电平转换器切换至高/低电平输入模式,电平转换器用于将输入的数字信号平移至第二预设电压,并转化为具有固定上升下降沿延迟的输出信号。该驱动芯片能够提高开关速度和驱动能力,使动态开关损耗降至最低,并保证芯片的正常工作。

    一种应用于分段式DAC电流源的校准方法及电路

    公开(公告)号:CN117240294A

    公开(公告)日:2023-12-15

    申请号:CN202311251872.0

    申请日:2023-09-26

    IPC分类号: H03M1/10 H03M1/06

    摘要: 本发明公开了一种应用于分段式DAC电流源的校准方法及电路,该方法包括:将待校准数字码分为MSB组、ULSB组和LSB组;对ULSB组的数字码进行行译码,得到第一温度计码;同时对MSB组的数字码进行列译码,得到第二温度计码;对第一温度计码和第二温度计码进行随机化行列编码,得到编码后的第一温度计码和第二温度计码;将编码后的第一温度计码和第二温度计码与经延时处理的LSB组的数字码进行时钟同步;利用同步后的第一温度计码和第二温度计码选择不同的电流源,从而在DAC的输出端产生与输入相对应的模拟量。该方法解决了高分辨率DAC的段间和段内失配问题,将失配所引入的非线性误差降到最低,增强了器件的SFDR;且该方法复杂度较低,电路实现结构简单。

    用于逐次逼近型模数转换器的DAC线性度及能效增强方法

    公开(公告)号:CN116938252A

    公开(公告)日:2023-10-24

    申请号:CN202310692572.X

    申请日:2023-06-12

    IPC分类号: H03M1/66 H03M1/00

    摘要: 本发明公开了一种用于逐次逼近型模数转换器的DAC线性度及能效增强方法,包括:基于数据权重平均算法将高精度逐次逼近型模数转换器的DAC高H位电容拆分成2H‑1个容值相等的电容单元;利用辅助ADC采集输入信号,并进行H位粗量化处理,得到高H位量化数字码;基于高H位量化数字码对电容单元进行重分配,并根据分配结果对电容单元进行开关切换。该方法对DAC高H位电容进行了拆分,利用DWA技术减少了电容失配对DAC的影响,提高了DAC的线性度;同时对拆分后的电容单元进行重新分配,优化了电容单元开关切换,减少了所需切换的电容单元数量,节省了开关能量,在提高DAC线性度的基础上进一步增强了能效,降低了功耗。

    一种基于CT-DSM和PLL的数字化模数转换器

    公开(公告)号:CN116915256A

    公开(公告)日:2023-10-20

    申请号:CN202310826811.6

    申请日:2023-07-06

    摘要: 本发明公开了一种基于CT‑DSM和PLL的数字化模数转换器,包括:前级积分器、第二级积分器、量化器、DWA校准模块和电容性数模转换器CDAC。本发明将传统的运算放大器和比较器等功耗大的有源模块替换为纯电流控制振荡器CCO设计,从而减少了功耗和面积,并提高了数字化水平。前级积分器采用CCO的相位为频率积分特性,通过电荷泵输出电流表示信号的积分信息,量化器采用两级DFF连接XOR逻辑对CCO量化解码从而输出数字信号,由于基于CT‑DSM和PLL的数字化模数转换器采用闭环系统,也解决了传统的基于压控振荡器VCO量化器本身具有的非线性问题。