-
公开(公告)号:CN118694832A
公开(公告)日:2024-09-24
申请号:CN202310289915.8
申请日:2023-03-22
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
IPC分类号: H04L69/22 , H02J13/00 , H04L101/622
摘要: 本发明属于GOOSE报文技术领域,具体涉及一种适用于数字变电站的GOOSE报文处理方法及系统,包括以下步骤:1)接收GOOSE报文,并解析得到所述GOOSE报文的目的MAC和APPID;2)将所述目的MAC和APPID与设定接收的目的MAC和APPID相匹配;3)若匹配失败,则丢弃报文;若匹配成功,则依据源MAC确定是否更新数据。由此,本发明解决了现有数字变电站的GOOSE报文处理方法存在误接收报文的情况导致可靠性差的问题。
-
公开(公告)号:CN112468454B
公开(公告)日:2023-06-06
申请号:CN202011256303.1
申请日:2020-11-11
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
IPC分类号: H04L9/40 , H04L1/00 , H04L67/562 , H04L67/01 , H04L69/164 , G06F11/30 , G06F16/11 , G06F21/60
摘要: 本发明公开了一种远程文件管理系统及其远程文件管理方法,系统包括客户端操作模块、远程文件管理服务器模块、加密中间模块和看门狗模块。方法包括客户端操作模块发起文件操作的请求;加密中间模块根据报文交互协议对操作请求进行加密;远程文件管理服务器模块接收加密报文,对其解密,得到文件管理请求的明文,执行相应的文件管理操作,操作结果重新组帧、加密,发送给发起请求的客户端操作模块;监视所述远程文件管理服务器模块的运行状态,当文件管理进程出现异常而崩溃时触发看门狗模块以复位系统,恢复正常运行。本发明能够增强服务器与客户端之间的网络安全,同时通过看门狗进程监视服务器模块的运行健康状态,以防止服务器模块的进程异常。
-
公开(公告)号:CN110750375A
公开(公告)日:2020-02-04
申请号:CN201910641477.0
申请日:2019-07-16
申请人: 许昌许继软件技术有限公司 , 许继电气股份有限公司 , 许继集团有限公司 , 国网辽宁省电力有限公司电力科学研究院 , 国家电网有限公司
IPC分类号: G06F11/07
摘要: 本发明提供一种嵌入式设备及其异常信息处理方法,异常信息处理方法,包括如下步骤:当系统出现异常时,调用驱动层的驱动程序获取该系统的异常信息,并将其存储到存储器上的异常信息存储区域;控制处理器重启,并在处理器重启完成后从存储器的异常信息存储区域读取异常信息,并将其存储到存储器的文件系统区域。本发明所提供的技术方案,当系统出现异常时,采用驱动层的驱动程序将其异常信息存储存储器上,因此即使系统出现异常也不会对其存储造成影响,从而解决现有技术中嵌入式设备由于系统异常而导致不能够记录其异常信息的问题。
-
公开(公告)号:CN105117353B
公开(公告)日:2017-11-03
申请号:CN201510364618.0
申请日:2015-06-26
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC分类号: G06F13/16
摘要: 本发明涉及一种带有通用数据交互模块的FPGA及采用该FPGA的信息处理系统,属于FPGA内部数据处理以及通讯技术领域。本发明通过在FPGA内部设计一个通用数据交互模块,通过该模块将传输给FPGA内新增的数据处理模块的CPU原始数据打包成统一数据帧并发送相应的数据处理模块,同时接收数据处理模块的处理结果,并将其发送给CPU,通过该通用数据交互模块FPGA能够便捷、通用、可靠的在其已有工程之上添加新的数据处理模块(也可叫做元件模块),降低了新增数据处理模块对fpga原有功能和性能的影响。
-
公开(公告)号:CN106354659A
公开(公告)日:2017-01-25
申请号:CN201610749987.6
申请日:2016-08-29
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司 , 国网浙江省电力公司 , 国网浙江省电力公司嘉兴供电公司
IPC分类号: G06F12/02
CPC分类号: G06F12/0253
摘要: 本发明涉及一种嵌入式设备的FLASH资源回收的方法,包括:实时检测CPU负载率和Flash空间利用率;根据所述CPU负载率和Flash空间利用率确定后台资源回收的清理周期(每次清理的时间间隔);所述CPU负载率越低所对应的清理周期越小,所述CPU负载率越高所对应的清理周期越大;所述Flash空间利用率越高对应的清理周期越小,Flash空间利用率越低对应的清理周期越大;根据所述确定的清理周期进行垃圾回收。本发明通过实时调整后台资源回收的清理周期,对FLASH资源进行定时回收清理,避免了由于有效资源不充足而造成设备不能正常运行的问题。
-
公开(公告)号:CN105117353A
公开(公告)日:2015-12-02
申请号:CN201510364618.0
申请日:2015-06-26
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC分类号: G06F13/16
CPC分类号: G06F13/16
摘要: 本发明涉及一种带有通用数据交互模块的FPGA及采用该FPGA的信息处理系统,属于FPGA内部数据处理以及通讯技术领域。本发明通过在FPGA内部设计一个通用数据交互模块,通过该模块将传输给FPGA内新增的数据处理模块的CPU原始数据打包成统一数据帧并发送相应的数据处理模块,同时接收数据处理模块的处理结果,并将其发送给CPU,通过该通用数据交互模块FPGA能够便捷、通用、可靠的在其已有工程之上添加新的数据处理模块(也可叫做元件模块),降低了新增数据处理模块对fpga原有功能和性能的影响。
-
公开(公告)号:CN104950704A
公开(公告)日:2015-09-30
申请号:CN201510212734.0
申请日:2015-04-29
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC分类号: G05B19/04
CPC分类号: G05B19/0423
摘要: 本发明公开了一种合并单元及其采样值实时显示系统和方法,该合并单元还包括用于存储CPU目标程序的存储器;数据处理单元包括重采样模块,重采样模块的输出端设有用于存储相同采样值数据的两个采样值缓存区,其中一个采样值缓存区的数据用于发送至保护测控装置,另一个采样值缓存区的数据用于通过调用CPU目标程序的显示单元进行显示。本发明将合并单元对采集器值进行重采样后的数据复制成两份,分别用于发送至保护测控装置和通过显示单元实时显示,该方法将重采样算法和采样值显示交互配合,实现合并单元内部数据实时展示,操作简单化,界面可视化,定位问题便利化,大大提高了调试人员的工作效率。
-
公开(公告)号:CN112055015A
公开(公告)日:2020-12-08
申请号:CN202010909201.9
申请日:2020-09-02
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网有限公司
IPC分类号: H04L29/06
摘要: 本发明公开了一种电力保护装置站控层网络数据处理方法,其中方法包括:对原始队列中的站控层网络数据进行第一数据类型判断,符合若干个预设第一数据类型任一的网络数据分别进入与预设第一数据类型相对应的服务扩展子队列,不符合若干个预设第一数据类型任一的网络数据则舍弃;对服务扩展子队列中的网络数据进行地址规则判断,符合若干个预设地址规则任一的网络数据进入相应的流控队列节点,不符合若干个预设地址规则任一的网络数据则舍弃;通过预设流控算法对流控队列节点中的网络数据进行流量控制。通过对站控层网络数据进行数据过滤和流量控制,实现了对电力保护装置对网络风暴打击的防护,提高了电力保护装置的防护水平。
-
公开(公告)号:CN107015896B
公开(公告)日:2020-07-07
申请号:CN201710208162.8
申请日:2017-03-31
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司 , 国网江苏省电力公司
摘要: 本发明涉及一种嵌入式设备CPU及其外设状态实时监测方法、系统,通过在嵌入式设备软件平台设计实现的外设状态采集单元来实时读取嵌入式设备CPU外设的存储器,获取各种外设的各种状态,并将这些状态信息发送给PC客户端,PC客户端将这些状态信息进行显示,以供调试人员分析。本发明能够在嵌入式开发过程中,及时的读取外设的各种寄存器来查看并分析外设的状态,当外设出现异常后,只需将本系统记录的数据做分析便能够及时的发现问题所在,无需再去写测试代码、或者拷机重现异常,方便问题的定位和重现,有利于在观测到外设异常后做及时的处理,从而提高测试效率。
-
公开(公告)号:CN108717397A
公开(公告)日:2018-10-30
申请号:CN201810349880.1
申请日:2018-04-18
申请人: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
IPC分类号: G06F13/28 , G06F13/40 , H04L12/863
摘要: 本发明提供了过程层设备FPGA和CPU通信的装置及过程层设备,FPGA端设置有RGMII接口,CPU端采用以太网控制器,以太网控制器与FPGA通过RGMII接口连接,CPU和FPGA之间采用RGMII接口通信,不需要其他物理层器件,减少了通信中间环节,简化了硬件设计。CPU端以太网控制器采用分队列的方式接收报文,不同队列之间互不影响,降低了CPU负荷,且具有抗网络风暴的能力。以太网控制器采用DMA方式传输数据,不需要CPU参与数据搬运,降低了CPU负荷。以太网控制器通信带宽设定为1Gbps,带宽比local bus有提升;采用全双工模式通信,比local bus半双工模式效率高。
-
-
-
-
-
-
-
-
-