一种输出级电路和传感器

    公开(公告)号:CN117518042B

    公开(公告)日:2024-04-30

    申请号:CN202410014414.3

    申请日:2024-01-05

    Inventor: 牛智文 郁炜嘉

    Abstract: 本发明涉及一种输出级电路和传感器。输出级电路包括电源端、运算放大电路、分压电路及钳位控制环路。运算放大电路包括第一级放大子电路和第二级放大子电路及电压输出端。分压电路与电压输出端相连。钳位控制环路包括分压输入端、预设基准电压输入端及钳位输出端。传感器包括输出级电路。本发明通过引入分压电路和钳位控制环路,以及可调节设置的钳位上限电压和钳位下限电压,实现在检测磁场过大时对电压输出进行不同阈值的电压钳位,确保输出级电路的电压输出端的电压在设定范围内。保证了后级微控制单元能够迅速采集电压输出端的电压,进而保障了传感器和后级微控制单元系统正常工作。

    一种应用于低速Δ-ΣADC的数字滤波方法、数字滤波器及Δ-ΣADC

    公开(公告)号:CN117544133B

    公开(公告)日:2024-03-26

    申请号:CN202410022142.1

    申请日:2024-01-08

    Inventor: 郁炜嘉

    Abstract: 本发明涉及一种应用于低速Δ‑ΣADC的数字滤波方法、数字滤波器及Δ‑ΣADC。数字滤波方法包括:根据码流信号和时钟信号,在每预设时钟周期内获取高码流周期计数值;根据所述时钟信号,获取时钟计数值;在所述时钟计数值每计满所述预设时钟周期时,通过锁存所述高码流周期计数值,以获取高码流周期计数锁存值并输出。数字滤波器包括时钟电路、第一计数器、第二计数器及锁存器。Δ‑ΣADC包括调制器及数字滤波器。相较于采用CIC数字抽取滤波器加高阶FIR梳状滤波器的现有方案,本发明在低速应用中通过两个简化的计数及锁存方案实现了高效的滤波和降采样,简化了整体设计,并有效降低了硬件成本。

    一种差分信号的比较方法、比较装置及传感器

    公开(公告)号:CN117595842A

    公开(公告)日:2024-02-23

    申请号:CN202410076859.4

    申请日:2024-01-19

    Inventor: 郁炜嘉

    Abstract: 本发明提供一种差分信号的比较方法、比较装置及传感器。方法包括:确认差分信号的方向输入;对差分信号比较,对应获取高或低电信号;将高或低电信号,与参考阈值电信号差分比较,并在等于参考阈值电信号时,输出逻辑翻转。装置包括两个同名端、异名端、比较电路及差分比较电路。传感器包括比较装置。相较于现有方案,本发明利用差分信号的互补性,通过使用单个比较装置及单一参考阈值电信号,实现差分信号比较功能,有效解决采用多比较装置而造成结构复杂,成本高及功耗高的问题,同时避免引入额外的信号失真、失配、噪声、延时等非理想影响,且提高可靠性。此外,避免因引入多参考阈值和/或比较器而导致的差分信号正/负翻转点不对称的问题。

    一种减小霍尔电流旋转时产生残余误差的方法及电路

    公开(公告)号:CN117538591A

    公开(公告)日:2024-02-09

    申请号:CN202410026110.9

    申请日:2024-01-09

    Inventor: 郁炜嘉 牛智文

    Abstract: 本发明涉及一种减小霍尔电流旋转时产生残余误差的方法及电路。解决了在霍尔电流旋转时,由霍尔元件的寄生电阻或电容而导致的霍尔感应电压的残余误差问题。具体方法包括:霍尔电流开始旋转相位时,通过在预设时间段内,对感应输出端子施加第一预设电压,同时对偏置输入端子施加第二预设电压,使感应输出端子和偏置输入端子的电压均在短时间内快速从当前稳态转化为新稳态。随之,霍尔感应电压的误差初始值以指数形式收敛到零的时间显著减少,从而使霍尔电流旋转结束时,霍尔感应电压的残余误差明显减小。相较于现有技术,本发明能够有效且迅速减小霍尔感应电压的残余误差,从而提高霍尔传感器的输出准确度,特别适用于高频率的霍尔电流旋转情况。

    一种基于AK协议控制输出电流变速的电路及轮速传感器

    公开(公告)号:CN117452015A

    公开(公告)日:2024-01-26

    申请号:CN202311130171.1

    申请日:2023-09-01

    Abstract: 本发明公开了一种基于AK协议控制输出电流变速的电路及轮速传感器。电路包括电流输入端、电流转换控制模块。电流转换控制模块包括至少两组第一电流镜单元和至少两组开关单元。至少两组第一电流镜单元连接电流输入端;至少两组开关单元在预设时钟变化期内按数字逻辑对接独立的时钟驱动控制信号;通过至少两组开关单元根据各自对应的时钟驱动控制信号,控制对应的至少两组第一电流镜单元根据参考输入电流信号所产生的输出电流信号呈阶段式变速。如此,可以减小输出电流信号因快速变化而导致的电磁兼容性差的问题,相较于现有技术,无需受工艺偏移影响而额外设置修调电路,降低电路复杂性。

    一种带接反保护的电平转换电路

    公开(公告)号:CN111600594B

    公开(公告)日:2023-08-01

    申请号:CN202010440930.4

    申请日:2020-05-22

    Abstract: 本发明公开了一种带接反保护的电平转换电路,包括低压输入模块、高压保护模块、带反接保护的PMOS负载模块和输出保护模块;低压输入模块用于将待转换的低压差分信号LV_INP/LV_INN输入电路中,同时产生高低电平输入高压保护模块;高压保护模块用于避免低压输入模块中的低压MOS器件被高压电平击穿,并将高低电平输入带反接保护的PMOS负载模块;带反接保护的PMOS负载模块既用于电平转换中低压电平向高压电平的搬移,又用于当芯片地与高压接反时保护电路,避免芯片损伤;输出保护模块用于保护输出电路,输出高压差分信号HV_OUTP/HV_OUTN。本发明具有结构简单、功耗低、面积小、可防止电源、地接反损伤芯片的优点,可用于模拟集成电路。

    齿轮传感器及齿轮检测方法
    7.
    发明公开

    公开(公告)号:CN115791158A

    公开(公告)日:2023-03-14

    申请号:CN202211567188.9

    申请日:2022-12-07

    Inventor: 宋晓远 张洪 唐冠

    Abstract: 本发明提供一种齿轮传感器及齿轮检测方法,所述齿轮传感器包括数字信号处理器、电磁激励装置以及信号接收装置。本发明的齿轮传感器,通过数字信号处理器生成不同的激励信号,电磁激励装置不受外部磁场的干扰来产生不同的交变电磁场,使得信号接收装置接收到不同的第一感应电信号以及第二感应电信号,进而确定出各激励信号对应的反馈信号,从而再通过数字信号处理器对各激励信号以及各激励信号对应的反馈信号进行分析计算,得到齿轮的状态信息,保证了齿轮传感器的工作不受外部磁场以及磁体的影响,提高了齿轮传感器在外部磁场环境下的适用性。

    栅极驱动器电路、芯片及电子设备

    公开(公告)号:CN115765711A

    公开(公告)日:2023-03-07

    申请号:CN202211542919.4

    申请日:2022-12-02

    Abstract: 本发明提供一种栅极驱动器电路、芯片及电子设备,包括:高侧传输子电路、低侧传输子电路和逻辑传输单元,逻辑传输单元分别与高侧传输子电路和所述低侧传输子电路连接,低侧传输子电路包括低侧延时匹配单元;低侧延时匹配单元包括第一脉冲发生器、延时子模块、低侧脉冲恢复模块;高侧传输子电路包括高侧脉冲恢复模块和第二脉冲发生器;第一脉冲发生器通过延时子模块,与低侧脉冲恢复模块连接;低侧脉冲恢复模块与高侧脉冲恢复模块的电路结构相同;第一脉冲发生器与第二脉冲发生器的功能参数相同;低侧延时匹配单元用于使低侧传输子电路的输出信号与高侧传输子电路的输出信号相位相匹配。本发明可以使电路高低两侧输出信号具有良好的延时匹配。

    一种带防反接功能的高压LDO电路

    公开(公告)号:CN111596719B

    公开(公告)日:2022-03-11

    申请号:CN202010440941.2

    申请日:2020-05-22

    Inventor: 汪坚雄 张超 胡枭

    Abstract: 本发明公开了一种带防反接功能的高压LDO电路,包括浮动栅驱动输入电路、耐高压放大电路和低压参考电流电路,浮动栅驱动输入电路用于驱动高压LDO电路与实现接反电流保护,产生驱动电压信号输入给耐高压放大电路提供电源,低压参考电流电路产生参考电压,与NM1的导通阈值作比较,经过耐高压放大电路反馈调节LDO的稳定输出电压。本发明具有反接断路的功能,可以防止反接大电流的产生,减少LDO电路的功耗,结构简单,可减小芯片面积,节约成本。

    激励线圈组及冗余感应同步器及电子油门踏板位置传感器

    公开(公告)号:CN109115094B

    公开(公告)日:2021-02-09

    申请号:CN201710482022.X

    申请日:2017-06-22

    Abstract: 本发明公开了一种激励线圈组及冗余感应同步器及电子油门踏板位置传感器。本发明提供一种激励线圈组,所述激励线圈组包括两套激励线圈;两套所述激励线圈之间采用交错、重叠或嵌套方式绕制,两套所述激励线圈之间采用同层或错层设置。所述激励线圈由一匝或多匝金属导线串联构成。所述激励线圈的形状为多边形或螺旋形。与现有技术相比,本发明具有以下优点:由于没有了差频干扰的缺陷,可以将两组激励线圈和两组接收线圈更加紧密的绘制在一起,不仅可以使每组LC谐振产生的交流信号更快速地完成自整,同时最大程度地减小了整个系统的尺寸大小。

Patent Agency Ranking