-
公开(公告)号:CN102386912B
公开(公告)日:2016-01-20
申请号:CN201110276366.8
申请日:2006-12-31
申请人: 阿尔特拉公司
IPC分类号: H03K19/177 , G06F7/527
CPC分类号: H03K19/17732 , G06F7/527 , G06F7/5272
摘要: 一种用于可编程逻辑器件的专门处理块加入了基本处理单元,该单元执行两个乘法的求和,将两个乘法的部分乘积相加,而不计算各个乘法。与传统分开的乘法器和加法器相比,这些基本处理单元消耗更小的面积。所述专门处理块还具有输入和输出级,以及回送功能,以允许该块可以被配置用于各种数字信号处理操作。
-
公开(公告)号:CN102460582A
公开(公告)日:2012-05-16
申请号:CN201080030078.8
申请日:2010-04-02
申请人: 阿尔特拉公司
CPC分类号: G06F17/5045 , G06F2217/84 , H03K19/17724 , H03K19/17732
摘要: 提供了一种集成电路。该IC包括具有可编程逻辑单元阵列的第一区域。IC还包括并入IC中的并且与第一区域通信的第二区域。第二区域包括标准逻辑单元和基本单元。在一个实施例中,标准逻辑单元被装配或互联从而容纳已知协议。基本单元包括可配置逻辑从而适应由基本单元支持的新兴通信协议的修改。在一个实施例中,第二区域能够被嵌入到第一区域中。在另一个实施例中,围绕第一区域的周界定义第二区域。可配置逻辑可以包括具有金属掩模可编程互联的混合逻辑元件,以便随着新兴通信协议演变和修改,IC能够被修改从而提供协议中的变化。在另一个实施例中,通过以特定应用空间为目标的全新功能代替初始功能,通用设备能够被定制,例如,用40G/100G以太网和Interlaken(用于有线线路的应用)代替初始功能例如PCI Express(用于基于计算的应用)。还提供了设计集成电路的方法。
-
公开(公告)号:CN1801621B
公开(公告)日:2012-03-28
申请号:CN200510128815.9
申请日:2005-12-01
申请人: 奥特拉股份有限公司
CPC分类号: H03K19/17736 , H03K19/17732 , H03K19/17792
摘要: 提供降低集成电路上的硬知识产权(HIP)块的输出信号频率的方法。通过降低输出信号的频率,以低于HIP块的频率运行的集成电路中的电路块能该捕获输出信号。多个串联触发器储存HIP输出信号在输出信号的每个周期的值。响应于存储在触发器中的值,逻辑电路接着产生一降频HIP输出信号。触发器还可产生一心搏信号用来确定HIP块中的信号是否正在准确运行。
-
公开(公告)号:CN1815628A
公开(公告)日:2006-08-09
申请号:CN200510128761.6
申请日:2005-12-02
申请人: 奥特拉股份有限公司
IPC分类号: G11C16/02 , G11C16/06 , H03K19/173 , H01L21/82
CPC分类号: G06F15/7867 , H03K19/17732 , H03K19/1776 , H03K19/17768 , H03K19/17772 , H03K19/17776
摘要: 提供了用于将易失性和非易失性可编程逻辑组合入一个集成电路(IC)的技术。IC被分成两部分。第一可编程逻辑块由片载非易失性存储器中存储的比特配置。第二可编程逻辑块由非片载存储器中存储的比特配置。IC上IO存储体的功能在IC的两个逻辑块之间被多路复用。在可配置第二块中的可编程逻辑的一小部分时间中第一块中的可编程逻辑被配置且完全功能化。第一块中的可编程逻辑可配置足够块并具有足够的独立性,以帮助第二块的配置。非易失性存储器还可向用户设计提供安全特点,诸如加密。
-
公开(公告)号:CN1232041C
公开(公告)日:2005-12-14
申请号:CN02801674.2
申请日:2002-05-15
申请人: 皇家菲利浦电子有限公司
发明人: K·莱藤-诺瓦克
IPC分类号: H03K19/173 , G06F7/44
CPC分类号: H03K19/1737 , G06F1/03 , H03K19/17728 , H03K19/17732 , H03K19/17784
摘要: 按照本发明的可重新配置的逻辑器件包括查找表(LUT)(11.1)的逻辑单元,它具有用于接收地址信号的输入端(in1)和用于提供输出信号的输出端(out)。可重新配置的逻辑器件的特征在于:一个控制输入端(ctrl),用于接收控制信号;一个可控制的倒相门(11.2),用于响应于控制信号和输入信号(in1)提供地址信号到LUT(11.1);和一个可控制的倒相门(11.3),用于响应于LUT的输出信号和控制信号提供修正的输出信号。按照本发明的可重新配置的逻辑器件可以高速度运行,以及同时具有相对较适度的配置存储器。
-
公开(公告)号:CN104205639B
公开(公告)日:2019-07-23
申请号:CN201380016484.2
申请日:2013-02-14
申请人: 太阳诱电株式会社
IPC分类号: H03K19/177
CPC分类号: H03K19/17728 , G06F11/277 , H03K19/003 , H03K19/17732 , H03K19/1776
摘要: 本发明提供一种可再构成的半导体装置。本发明提供一种半导体装置,包括配置成阵列状的多个电路单元,所述各电路单元包括模拟数字转换器、数字模拟转换器、及运算放大器,由所述电路单元的模拟数字转换器、数字模拟转换器及运算放大器对作为再构成对象的模拟电路分割为多个功能模块,并对功能模块进行电路构成,且将该电路构成的多个电路单元中的任一个互相以模拟开关连接,由此构成所述再构成对象的模拟电路。
-
公开(公告)号:CN107750431A
公开(公告)日:2018-03-02
申请号:CN201680035225.8
申请日:2016-06-13
申请人: 阿海珐核能公司
IPC分类号: H03K19/177
CPC分类号: H03K19/17748 , G05B19/05 , G05B2219/161 , H03K19/17724 , H03K19/17732 , H03K19/17792 , H03K19/20
摘要: 根据本发明提供了现场可编程门阵列,包括:多个功能块(10a‑d、20、30、110a‑h、120a‑d、130a‑d、210a‑e、410a、410b),功能块中的至少一个包括至少一种功能(12a‑d、412a、412b),所述功能的至少一个使用参数(514、518),其中所述功能块适于在计算阶段执行至少一种功能;数据输送器(40、140、240、340、440),包括多个数据间隙(42),其中在数据传送阶段,每个功能块(10a‑d、20、30、110a‑h、120a‑d、130a‑d、210a‑e、410a、410b)适于从一个或多个预定义的第一间隙(42)接收输入数据和/或向一个或多个预定义的第二间隙(42)提供输出数据;和配置电路(150、450),适于为使用参数的至少一种功能配置参数以及定义一个或多个第一间隙和/或一个或多个第二间隙用于至少一个功能块,其中所述现场可编程门阵列适于循环重复数据传送阶段和计算阶段。
-
公开(公告)号:CN103959652A
公开(公告)日:2014-07-30
申请号:CN201280054848.1
申请日:2012-08-17
申请人: 吉林克斯公司
发明人: 克里斯多夫·E·尼利 , 高登·J·布莱诺
IPC分类号: H03K19/177
CPC分类号: H03K19/17732 , H01L2924/1011 , H01L2924/14 , H03K19/1733 , H03K19/17728 , H04L45/74
摘要: 集成电路可以包括根据第一时钟频率可操作的可编程电路(270),以及存储器块(205)。所述存储器块可以包括具有至少一个数据端口的存储元件(210)以及耦合到所述存储元件的数据端口上并且耦合到所述可编程电路上的存储器处理器(215)。所述存储器处理器可以根据比所述第一时钟频率更高的第二时钟频率可操作。此外,所述存储器处理器可以为硬连线的并且专用于执行所述存储器块的存储元件中的操作。
-
公开(公告)号:CN101369001A
公开(公告)日:2009-02-18
申请号:CN200810224513.5
申请日:2008-10-17
申请人: 北京星网锐捷网络技术有限公司
IPC分类号: G01R31/3185 , G01R31/317 , G06F17/50
CPC分类号: H03K19/17764 , H03K19/17732
摘要: 本发明涉及一种用于调试可编程芯片的装置及现场可编程门阵列芯片,装置包括:与所述可编程芯片外部的调试主机相连的物理层、译码操作模块、编码操作模块、命令操作模块及用于为所述命令操作模块提供获取信号状态信息的接口的调试接口。现场可编程门阵列芯片包括上述用于调试可编程芯片的装置及调试接口。本发明还涉及一种复杂可编程逻辑器件芯片,包括上述用于调试可编程芯片的装置及调试接口。上述方案中,用于调试可编程芯片的装置结构简单,且无需耗费硬件资源,大大降低了复杂度,便于在低端可编程芯片中实现,大大提高了调试装置的通用性。
-
公开(公告)号:CN1797951A
公开(公告)日:2006-07-05
申请号:CN200510131069.9
申请日:2005-12-07
申请人: 阿尔特拉公司
发明人: 瑟戈雷·Y.·舒马雷夫 , 雷克什·帕特尔
IPC分类号: H03K19/173 , H03K19/177 , H01L25/00
CPC分类号: H03K19/0016 , G06F17/5054 , G06F2217/84 , H01L2924/0002 , H03K19/00369 , H03K19/17732 , H03K19/17748 , H03K19/17784 , H03K19/17792 , H01L2924/00
摘要: 一种可编程逻辑器件(PLD),它包括用来控制在PLD内的电路的至少一部分的供电电压的电路(例如,块、子块或区域)。该电路还将在PLD内的噪声过滤掉。控制供电电压能够折中各种性能特征,例如速度和能耗。
-
-
-
-
-
-
-
-
-