动平衡分析装置
    2.
    实用新型

    公开(公告)号:CN202092830U

    公开(公告)日:2011-12-28

    申请号:CN201120157476.8

    申请日:2011-05-17

    Abstract: 本实用新型公开了一种动平衡分析装置,通过对外部输入的电机不平衡旋转造成振动信号经前端信号处理单元处理后发送到与其连接的FIFO中;FFT处理器同FIFO相连接,将处理的中间数据和原始数据储存在于其连接的双端口RAM储存单元中;数据处理单元同双端口RAM存储单元相连接,通过计算获取输出补偿的质量和相对位置后发送于其连接的显示单元上进行显示;控制单元分别同前端信号处理单元、FFT处理器、双端口RAM存储单元以及数据处理单元相连接用于读地址、写地址、使能信号以及各个相关模块的启动控制。该装置采用FFT实时分析技术,极大地提高了系统分辨率和分析速度;适于在动平衡检测和振动分析、补偿等应用场合广泛推广。

    一种星载WCDMA接收机中参数化的FHT实现电路

    公开(公告)号:CN201837993U

    公开(公告)日:2011-05-18

    申请号:CN201020252234.2

    申请日:2010-06-29

    Abstract: 本实用新型公开了一种星载WCDMA接收机中参数化的FHT实现电路,参数化主要体现在:输入输出字长参数化(Word_len)、hadarma/walsh变换(Hadarma)参数化、FHT点数参数化(NFHT)和正反FHT(FHT_INV)参数化。本电路在FPGA中实现,包括逻辑控制单元、数据缓存器、选择器和n级蝶形运算单元,每级蝶形运算单元包括正向蝶形运算器、反向蝶形运算器、溢出检测器及溢出处理器;逻辑控制单元采用状态机实现。其电路设计简洁,并且采用了一种简单的溢出检测电路,避免了复杂的溢出检测和溢出处理运算,非常适合于星载WCDMA接收机中实现。

    一种永磁同步电机齿槽转矩测试装置

    公开(公告)号:CN214040454U

    公开(公告)日:2021-08-24

    申请号:CN202120039198.X

    申请日:2021-01-07

    Abstract: 本实用新型公开了一种永磁同步电机齿槽转矩测试装置,包括待测电机、驱动电机、转轴、皮带、皮带轮、扭力传感器和主控模块。其中,待测电机的转子与转轴固定连接,皮带轮和扭力传感器分别套接在转轴上,皮带的一端套接在皮带轮上、且另一端套接在驱动电机的转动轴上,主控模块与扭力传感器电连接。驱动电机通过皮带和皮带轮进行传动,带动转轴和待测电机转动。主控模块通过扭力传感器获取待测电机的扭力数据大小随时间变化的数据,得到当前齿槽转矩的来源。

    一种多光谱调制的便携式免疫层析试纸条定量检测装置

    公开(公告)号:CN212514615U

    公开(公告)日:2021-02-09

    申请号:CN202020893804.X

    申请日:2020-05-25

    Abstract: 本实用新型公开了一种多光谱调制的便携式免疫层析试纸条定量检测装置,包括电源模块、光源驱动模块、光学检测模块、多光谱探测模块、CPU信号处理模块和显示存储和通信模块;光源驱动模块采用电流调制方式对光源进行强度调制,CPU信号处理模块根据不同的试纸条背景光反射调节占空比进行光强调节和补偿;光学检测模块将调制过的光入射到待检测试纸条上,并通过45°接收角将C线和T线反射光或者荧光引导至多光谱探测模块;本实用新型采用低成本的Cortex‑M内核单片机完成信号运算和处理,省去了大像素的图像传感器,采用集成滤波片方式,采用测量波长与参考波长比率算法提高了系统的测量精度,且能够适用于胶体金试纸条和免疫荧光试纸条两种检测。(ESM)同样的发明创造已同日申请发明专利

    一种基于FFT卷积加速电路

    公开(公告)号:CN210222752U

    公开(公告)日:2020-03-31

    申请号:CN201921604673.2

    申请日:2019-09-25

    Inventor: 王子彤 姜凯 秦刚

    Abstract: 本实用新型涉及人工智能数据处理领域,具体提供了一种基于FFT卷积加速电路。其结构包括参数初始化及存取控制模块、参数控制模块和存取控制模块,所述参数初始化及存取控制模块分别与参数控制模块和存取控制模块连接;所述参数控制模块用于对参数初始化配置;所述存取控制模块用于对数据的存取。与现有技术相比,本实用新型的基于FFT卷积加速电路,具有使得控制复杂,连线密集的卷积运算得到优化,并通过快速傅里叶变换提升卷积运算的效率,使得乘法次数减少,从而加快了算法的运行速度,在高扇入扇出的大量数据卷积过程中起到加速优化作用。具有良好的推广作用。

    基于FPGA的可动态配置的FFT加窗装置

    公开(公告)号:CN205563562U

    公开(公告)日:2016-09-07

    申请号:CN201620284292.0

    申请日:2016-04-07

    Abstract: 本实用新型涉及领域,提供一种基于FPGA的可动态配置的FFT加窗装置,以降低频谱泄漏的影响,该装置包括FPGA和窗函数生成模块,FPGA包括ROM单元、DSP乘法单元、地址计数状态机,窗函数生成模块与ROM单元连接,ROM单元与地址计数状态机连接,DSP乘法单元的一个输入端与ROM单元连接,DSP乘法单元的另一个输入端输入待加窗的IQ数据。本实用新型提出的加窗装置实现了FFT加窗,窗函数类型和点数可动态配置,具有更高效的加窗性能,而且该装置可以工作在高频时钟下,具有较高的稳定性和可靠性以及相对较低的功耗,极大的降低了FFT频谱泄漏带来的影响。

    一种带FFT滤波功能的数据采集累加器

    公开(公告)号:CN202275396U

    公开(公告)日:2012-06-13

    申请号:CN201120370867.8

    申请日:2011-09-30

    Inventor: 黄正

    Abstract: 本实用新型公开了一种带FFT滤波功能的数据采集累加器,所述数据采集累加器包括数据输入模块和现场可编程门阵列模块;所述现场可编程门阵列模块由FFT滤波器和累加器组成;所述FFT滤波器由FFT IP核、多路数据交换器、FFT逆变换数据输入选择器以及FFT逆变换IP核组成;所述累加器由寄存器单元、多位累加器单元、双口RAM单元和地址产生器单元组成,所述寄存器单元包括:第一寄存器单元、第二寄存器单元和第三寄存器单元。本实用新型的优点是:利用了大规模集成电路FPGA内部丰富的资源以及其高速并行处理的能力,全过程采用流水线方式处理,速度非常块,达到处理每个数据有效时间为一个时钟周期;采用先滤波再累加,大大提高了系统信噪比。

    一种应用于FFT/IFFT的基4蝶形单元电路

    公开(公告)号:CN201993753U

    公开(公告)日:2011-09-28

    申请号:CN201120017083.7

    申请日:2011-01-19

    Applicant: 东南大学

    Abstract: 一种应用于FFT/IFFT的基4蝶形单元电路,所述基4蝶形单元包括乘模块、加模块和控制模块,其中乘模块并行完成12个实数乘操作,其结果送给加模块;加模块对实数乘运算结果执行三个阶段的加/减法运算,控制模块控制加模块中加/减法器在各个阶段的操作数选择和操作符选择、运算结果的保存以及产生输出使能,通过复用2个加/减法器完成基4蝶形单元中的全部加/减法运算,大大地减少硬件资源。同时本实用新型在乘模块和加模块之间插入中间寄存器,构造乘模块和加模块在整体上的流水线处理结构,提高基4蝶形运算单元的运算速度,从而提高FFT/IFFT的处理速度。

    一种二维小波变换集成电路结构

    公开(公告)号:CN201111042Y

    公开(公告)日:2008-09-03

    申请号:CN200720088833.3

    申请日:2007-12-07

    Abstract: 一种二维小波变换集成电路结构,属于超大规模集成电路设计技术和图像处理、图像压缩处理技术中的小波变换领域,目的在于提高整个变换电路结构的响应速度和输出速率。本实用新型包括串并转换电路、一维行滤波电路和一维列滤波电路,串并转换电路将输入的图像数据,转换为并行数据送到一维行滤波电路;一维行滤波电路在单位内部时钟周期内输出四个行滤波系数到两个一维列滤波电路;两个一维列滤波电路完成整个列滤波运算并输出结果。本实用新型与传统的方法相比,消耗较短的计算时间,较少的内部存储器和较短的输出延时,具有系统响应快,输出速率高等特点,适应于高速运算等应用场合。

Patent Agency Ranking