一种数字正交下变频方法

    公开(公告)号:CN103684265B

    公开(公告)日:2016-08-10

    申请号:CN201210362118.X

    申请日:2012-09-25

    IPC分类号: H03D3/16

    摘要: 本发明属于雷达目标特性测量技术领域,具体涉及一种数字正交下变频方法。该方法包括如下步骤:步骤一:对含有目标幅相特性的中频直接采样信号进行求和平均处理,得到积累后单个脉冲信号:步骤二:对积累后单个脉冲信号进行离散傅里叶变换,得到信号频谱结果;步骤三:对得到的信号频谱结果进行复数据提取;步骤四:对提取的复数据进行幅度校正,得到中频直接采样信号经数字正交下变频处理后输出的I/Q零中频信号。该方法省去了数字本振信号产生、数字混频和数字低通滤波等环节,大大节省了计算机或FPGA的软硬件资源开销,降低了开发实现难度;通过脉冲串求和平均和FFT两次相参积累处理,提高了输出处理结果I/Q零中频信号的信噪比和测量准确性。

    一种雷达信号数字正交下变频方法

    公开(公告)号:CN113126033A

    公开(公告)日:2021-07-16

    申请号:CN202110224749.4

    申请日:2021-03-01

    IPC分类号: G01S7/02 H03D3/16

    摘要: 本发明公开了一种雷达信号数字正交下变频方法、装置及其电子设备,方法包括:CPU从存储器中读取接收到的雷达实信号作为原始采样序列;在GPU中生成两路正交的本振信号序列,并将所述原始采样序列与所述两路正交的本振信号序列相乘得到新的采样序列;在CPU中根据滤波器阶数得到hamming窗系数,并根据所述hamming窗系数得到低通滤波器系数;在GPU中根据所述低通滤波器系数对所述新的采样序列进行低通滤波得到雷达信号数字正交下频复信号。本发明基于CPU‑GPU异构平台执行,比CPU平台运行速度上有明显提升,采用软件化的处理流程,不存在对硬件的依赖,具备更好的可移植性,且采用低通滤波法不会影响滤波过程中雷达信号的正交性和幅度一致性,整个系统具有很好的性能。

    一种雷达信号数字正交下变频方法

    公开(公告)号:CN113126033B

    公开(公告)日:2023-12-22

    申请号:CN202110224749.4

    申请日:2021-03-01

    IPC分类号: G01S7/02 H03D3/16

    摘要: 本发明公开了一种雷达信号数字正交下变频方法、装置及其电子设备,方法包括:CPU从存储器中读取接收到的雷达实信号作为原始采样序列;在GPU中生成两路正交的本振信号序列,并将所述原始采样序列与所述两路正交的本振信号序列相乘得到新的采样序列;在CPU中根据滤波器阶数得到hamming窗系数,并根据所述hamming窗系数得到低通滤波器系数;在GPU中根据所述低通滤波器系数对所述新的采样序列进行低通滤波得到雷达信号数字正交下频复信号。本发明基于CPU‑GPU异构平台执行,比CPU平台运行速度上有明显提升,采用软件化的处理流程,不存在对硬件的依赖,具备更好的可移植性,且采用低通滤波法不会影响滤波过程中雷达信号的正交性和幅度一致性,整个系统具有很好的性能。

    一种数字正交下变频方法

    公开(公告)号:CN103684265A

    公开(公告)日:2014-03-26

    申请号:CN201210362118.X

    申请日:2012-09-25

    IPC分类号: H03D3/16

    摘要: 本发明属于雷达目标特性测量技术领域,具体涉及一种数字正交下变频方法。该方法包括如下步骤:步骤一:对含有目标幅相特性的中频直接采样信号进行求和平均处理,得到积累后单个脉冲信号:步骤二:对积累后单个脉冲信号进行离散傅里叶变换,得到信号频谱结果;步骤三:对得到的信号频谱结果进行复数据提取;步骤四:对提取的复数据进行幅度校正,得到中频直接采样信号经数字正交下变频处理后输出的I/Q零中频信号。该方法省去了数字本振信号产生、数字混频和数字低通滤波等环节,大大节省了计算机或FPGA的软硬件资源开销,降低了开发实现难度;通过脉冲串求和平均和FFT两次相参积累处理,提高了输出处理结果I/Q零中频信号的信噪比和测量准确性。

    一种适合混频电路的杂散抑制装置

    公开(公告)号:CN217607784U

    公开(公告)日:2022-10-18

    申请号:CN202122958002.X

    申请日:2021-11-29

    IPC分类号: H03H7/01 H03D3/16

    摘要: 本实用新型属于信号处理领域,具体涉及适合混频电路的杂散抑制装置,包括:分别串联连接混频电路的杂散抑制支路、混频对消支路、高通滤波抑制支路和低通滤波匹配支路,杂散抑制支路包括若干电感L1和负载相串联构成的隔离杂散链路,混频对消支路包括若干混频权值盒、合路器、耦合器和功分器;高通滤波抑制支路包括电感L3、若干级联单元和电感L4串接级联;低通滤波匹配支路设有若干串联级联分路。通过杂散抑制支路实现抑制杂散和隔离波动,实现对消杂散波动抑制功能,LC并联谐振器和LC串联谐振器各以高感抗高容抗综合抑制高频段杂散波动,全面实现适合混频电路的杂散抑制装置高效稳定和安全可靠的功效。