摘要:
Ein Computer mit einer Mehrzahl von Baugruppen, die je einen Prozessor aufweisen, mit welchen Prozessoren auf mindestens ein Betriebsmittel des Computers zugreifbar ist weist eine Synchronisierungseinrichtung (12) für die Synchronisierung der Zugriffe durch die Prozessoren auf das Betriebsmittel auf. Die Baugruppen sind über eine Busanordnung miteinander verbunden sind und die Synchronisierungseinrichtung (12) weist einen Haltekreis (10) auf, der die Belegung des Betriebsmittels anzeigt. Der Haltekreis (10) ist von einem Nur-Lese-Zyklus durch einen Prozessor aktivierbar. Zugleich ist ein Blockierungssignal abgebbar, das den Zugriff der anderen Prozessoren auf die Busanordnung während des Nur-Lese-Zyklus des einen Prozessors verhindert. Der Haltekreis (10) ist rücksetzbar, sobald der eine Prozessor das Betriebsmittel nicht mehr belegt.
摘要:
Die Erfindung betrifft einen Computer mit mindestens einer sendenden und mindestens zwei empfangenden Baugruppen, wobei mindestens die empfangenden Baugruppen (16; 20) über zueinander parallel geschaltete Leitungen miteinander verbunden sind und wobei Adreßleitungen (A31 bis A0) vorgesehen sind, mit denen je eine empfangende Baugruppe eindeutig ansprechbar ist. Dabei liest die durch das jeweilige Adreßsignal angesprochene Baugruppe auf Datenleitungen (D31 bis D0) bereitstehende Daten. In der sendenden Baugruppe ist ein Decoder vorgesehen, welcher die die empfangenden Baugruppen je ansprechenden Adreßleitungen dergestalt decodiert, daß ein gleichzeitiges Ansprechen mehrerer Baugruppen möglich ist. Die empfangenden Baugruppen (16; 20) sind über eine gemeinsame Rückmeldeleitung (DTACK) miteinander und mit der sendenden Baugruppe verbunden.
摘要:
Die Erfindung betrifft einen Computer mit mindestens einer sendenden und mindestens zwei empfangenden Baugruppen, wobei mindestens die empfangenden Baugruppen (16; 20) über zueinander parallel geschaltete Leitungen miteinander verbunden sind und wobei Adreßleitungen (A31 bis A0) vorgesehen sind, mit denen je eine empfangende Baugruppe eindeutig ansprechbar ist. Dabei liest die durch das jeweilige Adreßsignal angesprochene Baugruppe auf Datenleitungen (D31 bis D0) bereitstehende Daten. In der sendenden Baugruppe ist ein Decoder vorgesehen, welcher die die empfangenden Baugruppen je ansprechenden Adreßleitungen dergestalt decodiert, daß ein gleichzeitiges Ansprechen mehrerer Baugruppen möglich ist. Die empfangenden Baugruppen (16; 20) sind über eine gemeinsame Rückmeldeleitung (DTACK) miteinander und mit der sendenden Baugruppe verbunden.